No data
写文章
发视频
提问题
传文档
电子设计讲堂 专家精讲课程 知识传授指导
前沿电子资讯 电子技术干货 经验知识总结
设计问答汇总 在线答疑解惑 达人倾囊相授
专业行业文档 知识类目清晰 要点一键下载
阻抗计算神器 多层板阻抗 凡亿层压结构
PCB设计指南 EDA设计指南 封装设计指南
Symbol下载 PCB封装下载 3D模型下载
凡亿Skill工具 敷铜脚本插件 快速添加差分
技术题库汇总 如何谈薪资 常见面试技巧
优质电子公司 专业人才简历 高薪一键触达
凡亿是国内领先的电子研发和技术培训提供商,是国家认定的高新技术企业。以“凡亿电路”“凡亿教育”作为双品牌战略,目前近110万电子会员,技术储备为社会持续输送7万余人高级工程师,服务了1万多中小型企业合作伙伴。
答:我们对于高速信号传输,比如差分信号、一组总线传输,都需要对其进行时序等长处理,在16.6版本以上,Allegro软件推出了自动等长的功能,在空间足够的情况下,是可以采用自动等长的功能,省去手动绕等长的时间,具体操作步骤如下所示:
答:我们在进行PCB布局操作时,为了更加的整齐美观,我们一般会将器件进行对齐操作,这一问呢,我们讲解一下,在Allegro软件中如何对器件进行对齐的操作,具体的操作步骤如下所示:第一步,我们需要选择PCB的设计模式,在布局操作的时候,一般选择布局模式,如图6-138所示;
答:在第375问中我们讲解了如何手动去添加元器件,这样直接添加的元器件本身是没有网络的,这一问呢,我们讲述一下如何手动的在PCB中去修改网络与添加网络,具体操作的步骤如下所示:首先,要勾选允许元器件编辑与网络的选项,才可以进行进行编辑,进入用户参数设置,选择logic,将logic edit enabled选项勾选上,如图6-135所示;
答:一般情况下,我们PCB中的元器件以及连接关系都是从原理图导入,PCB一般是不允许去修改或者添加元器件的,这里简单介绍一下,,PCB中是可以手动添加或者删除元器件的,一般不推荐而已,具体的操作步骤如下所示:
答:在前面的问答中,我们讲解了如何在PCB中对元器件编号进行重排,重新排列之后呢,PCB中是进行更改了,我们还需要将重新排列之后的元器件的编号反标回到原理图中,这样原理图文件跟PCB文件才是同步的,具体操作的步骤如下所示:
答:当PCB设计完成之后呢,在调整元器件的参考编号时候,会发现元器件的参考编号非常乱,原理图在设计时没有进行统一的编号处理,为了管理方便,可以在PCB中对元器件的参考编号进行重新排列,具体操作如下所示:
答:我们在进行元器件参考编号调整之前,首先需要对PCB中所有的元器件的参考编号进行大小的统一,方便后期PCB进行生产,印刷出来统一整齐,这里讲解一下,如何对PCB中的元器件编号进行统一的大小调整,操作如下所示:
答:所谓的阵列过孔,就是在某一个区域或者走线上,按照某种特定的规律,均匀整齐的放置过孔,执行菜单命令Place-Via Arrays,进行阵列过孔的放置,如图6-121所示,在下拉菜单中有三个选项,具体的含义如下:
答:我们在进行PCB布线的时候,当遇到一把一把的总线的时候,如果是一根一根线的去走,是很费时间的,所以呢,这里我们讲解一下,在Allegro中如何去进行多根走线以及在走线的过程中如何对一组线的间距进行设置,具体的操作步骤如下所示:
答:平面分割设计,是PCB设计中一项非常重要的事项,我们在处理完PCB的走线以后,会 处理电源还有地,地平面一般是完整的,一般不需要分割,电源平面一般会分割几个电流比较大电源,我们这里讲述一下如何对电源平面进行分割,具体操作如下:
答:我们在进行设计的时候,如果是在同一层进行铺铜处理,当出现有两个或者两个以上的铜皮重叠的情况出现,如图6-106所示,A铜皮与B铜皮重叠在一起,A铜皮的优先级要高于B铜皮,所以A铜皮是保持原来的形状的,B铜皮会自动避让一块。
答:我们在Allegro软件中,我们在铺铜的时候,需要事先对铜皮与焊盘的连接方式进行设置,有全连接、十字连接等多种连接方式,我们需要对全局的铜皮的连接方式进行一个设置,具体的操作步骤如下所示:
答:我们在Allegro软件中,铺铜的时候,有两种铜皮可以选择,一种是静态铜皮,一种是动态铜皮,如图6-101所示,是静态铜皮,如图6-102所示,是动态铜皮。
答:我们在时序等长时,除了考虑信号线的走线的长度以外,在高速设计领域里还需要考虑封装本身的引脚长度。所谓封装引脚长度,指的就是元器件封装内部的引脚长度,这个长度一般芯片的厂家会提供这数据,我们要做的就是将数据导入到规则管理器中,与等长一起处理,具体的操作步骤如下:
答:添加完成走线的阻抗线宽之后,这样PCB板上信号走线就会按照所设置的物理走线线宽进行。除了添加走线的线宽之外,还需要添加间距规则,来规范不同元素之间的间距,满足生产的需求,添加间距的操作步骤如下所示:
发文章
老九零基础学编程系列之C语言课程
13. 打印原理图
cadence allegro design选项卡
Altium Designer中做元件库时快速放置多个管脚的方法
CPU时钟设计
华为NB-IOT物联网技术学习课程
2024-12-06 15:26
2024-11-07 14:09
2024-10-31 14:33
2024-10-17 11:01
2023-08-21 16:30:02
2023-08-26 13:52:07
2023-08-26 13:52:41
2023-08-26 13:52:59
2023-08-27 22:52:59
2023-08-30 15:55:42
2023-09-09 14:36:37
2023-09-09 15:31:00
2023-09-09 15:41:33
2023-09-09 16:37:29
2023-09-09 16:38:54
我要投稿
技术文章
视频教程
百问百答
下载APP
在线客服