No data
写文章
发视频
提问题
传文档
电子设计讲堂 专家精讲课程 知识传授指导
前沿电子资讯 电子技术干货 经验知识总结
设计问答汇总 在线答疑解惑 达人倾囊相授
专业行业文档 知识类目清晰 要点一键下载
阻抗计算神器 多层板阻抗 凡亿层压结构
PCB设计指南 EDA设计指南 封装设计指南
Symbol下载 PCB封装下载 3D模型下载
凡亿Skill工具 敷铜脚本插件 快速添加差分
技术题库汇总 如何谈薪资 常见面试技巧
优质电子公司 专业人才简历 高薪一键触达
凡亿是国内领先的电子研发和技术培训提供商,是国家认定的高新技术企业。以“凡亿电路”“凡亿教育”作为双品牌战略,目前近110万电子会员,技术储备为社会持续输送7万余人高级工程师,服务了1万多中小型企业合作伙伴。
DDR布线技术的重要性在如今的印刷电路板设计中,双数据速率(DDR)存储器非常普遍。许多设计都会用到DDR存储器配置的不同版本,这需要在布局中使用特定的布线模式。DDR的名称来源于其能够在每个时钟周期内发送和接收两次信号,是原先的单数据速率(SDR)存储器速率的两倍。由于速率增加了一倍,必须在布设D
如果您曾经尝试过去除设计的某个区域,您可能会发现这个过程比想象的更加复杂。如果我们使用显示元素(show element)功能来选择该区域中的铺面,就会选中整个形状。这样可能会超出到想要修改的区域之外;区域周边走线也会较为曲折。我们是否要删除整个 cline,再重新连接其他的线?是否会分段删除、减少
复用模块(Reuse Module)是布局中可以重复应用的部分,可以应用在相同的设计上,也可以应用在存在类似电路的不同设计上。 非正式的模块可以透过place replicate命令生成,以便快速应用于模块复用的电路设计中。正式的模块通常与电路的电路图相关联,以便在放置过程中加以利用。为了方便在其它
本文要点部分元等效电路 (PEEC) 法是一种依靠麦克斯韦方程积分表述的电磁仿真PEEC 方法的基本公式是麦克斯韦方程的电场积分方程 (EFIE) 全波解PEEC 方法的优点包括:只有系统中的材料被离散化,这减少了单元的数量解的变量也是电路
在现代通信和电子设备中,同轴电缆因其独特的结构和性能而受到青睐。同轴电缆由一个内部导体、一个绝缘层、一个外部导体和一个保护层组成,这种设计使其在传输信号时具有较低的损耗和较高的抗干扰能力。本文将探讨购买同轴电缆的几个主要原因。1.高效的信号
使用X射线检查设备来检测IC芯片的原因主要包括以下几点:1. 内部结构可视化X射线能够穿透材料,提供对IC芯片内部结构的清晰图像。这使得工程师可以检查芯片内部的连接、焊点和其他结构,而无需物理拆解芯片。2. 缺陷检测X射线检查可以有效识别多
在电子设计中,去耦电容作为关键元件,不仅扮演着滤除高频干扰的重要角色,还具备显著的蓄能作用,该作用对保障高频器件的稳定运行很重要,那么工程师如何正确理解去耦电容的蓄能作用?1、局部能量缓冲去耦电容作为高频器件附近的“能量仓库”,能够在器件需
在单片机系统中,CPU对中断的响应是高度可控的,这样可以确保程序的正确执行和系统的稳定性,那么这个过程时如何实现?1、同级或更高级别中断处理中当CPU正在处理一个中断请求时,尤其是当前中断的优先级等于或高于待响应中断的优先级时,新的中断请求
如何判断芯片管脚处是选择0.1uF还是0.01uF电容?不如看看下面表格吧!本文凡亿企业培训原创文章,转载请注明来源!
在PCB设计中,许多电子工程师都会接到关于封装的任务,良好的封装可提高电路板的生产质量、焊接效率及最终产品的性能,有效避免焊接错误、装配困难及调试障碍,那么如何确保自己的封装设计是否到位?1、引脚间距精确性检查引脚间距是否符合元件规格书要求
在精密而复杂的硬件设计领域,PCB封装的设计无疑是至关重要的一环。它不仅关系到元件能否顺利装配到电路板上,还直接影响到产品的整体性能与可靠性。然而,即便是经验丰富的工程师,在进行PCB封装设计时,也难免会遭遇一系列具体问题。下面一起来看看有
单片机可以替代PLC 吗? 这个问题如同面粉能代替面条一样,答案是否定的。第一次听到这个答案可能很多人都有疑问,单片机明明功能那么强大,功能那么丰富为什么不能取代PLC呢?那么今天我们就来了解一下单片机和PLC分别是什么,它们之间有什么区别。一、单片机单片微型计算机(Single Chip Micr
电感饱和的原因先直观的认识下什么是电感饱和,如图1:图1我们知道当图1线圈中通过电流时,线圈会产生磁场;磁芯在磁场的作用下会被磁化,其内部磁畴会慢慢旋转;当磁芯被完全磁化时,磁畴方向全部和磁场一致,即使再增加外磁场,磁芯也没有可以旋转的磁畴了,此时的电感就进入了饱和状态。从另一个角度来看,如图2所示
“TCP/IP协议栈到底是内核态的好还是用户态的好?”问题的根源在于,干嘛非要这么刻意地去区分什么内核态和用户态。引子为了不让本文成为干巴巴的说教,在文章开头,我以一个实例分析开始。最近一段时间,我几乎每天深夜都在做一件事,对比mtcp,Linux内核协议栈的收包处理和TCP新建连接的性能,同时还了
1. 前言在数字IP/IC,FPGA项目的上板验证阶段,对于一些难以确定原因的bug,比如:RTL仿真时,测试pattern覆盖不够全面,fpga跑起来后的实际信号时序可能跟RTL 仿真不一致,从而出现Bug。一种debug的方式就是用FPGA工具提供的ILA模块(xilixn在ISE中叫:chip
发文章
《STM32学习零基础入门》
郭天祥十天学会PIC单片机
Altium多通道原理图的设计
13. 打印原理图
DigiPCBA入门指导视频
电子设计:[完整开源]有刷电机闭环控制-匹敌无刷FOC效果硬核
2025-01-02 13:45
2024-12-06 15:26
2024-11-07 14:09
2024-10-31 14:33
2023-08-21 16:30:02
2023-08-26 13:52:07
2023-08-26 13:52:41
2023-08-26 13:52:59
2023-08-27 22:52:59
2023-08-30 15:55:42
2023-09-09 14:36:37
2023-09-09 15:31:00
2023-09-09 15:41:33
2023-09-09 16:37:29
2023-09-09 16:38:54
我要投稿
技术文章
视频教程
百问百答
下载APP
在线客服