- 全部
- 默认排序
1.485需要走内差分2.网口除差分信号外,其他的都需要加粗到20mil3.差分对内等长5mil4.跨接器件 旁边尽量多打地过孔,分割间距尽量1mm以上5.模拟信号走线需要加粗6.电感所在层的内部需要挖空处理7.电源输入滤波电容法尽量靠近管
1.485走内差分需要再优化一下2.跨接器件旁边尽量多打地过孔,间距最少1mm3.网口差分对内等长误差5mil4.模拟信号走线需要加粗5.电感所在层的内部需要挖空处理6.反馈从电容后面取样,走10,mil7.输入打孔要打在滤波电容前面8.注
晶振走内差分需要再优化一下2.地分割间距最少1mm,建议2mm,有器件的地方可以不满足3.反馈信号走线需要加粗4.电感中间挖空就不要有铜皮5.输出打孔要打在电容后面6.注意过孔尽量盖油,不要上焊盘以上评审报告来源于凡亿教育90天高速PCB特
顶层BGA里面的碎铜可以挖掉2.反馈信号走线需要加粗3.等长存在误差报错4.注意晶振下面不要走线以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taoba
1、电容地信号走线需要加粗2、过孔尺寸一般是8-16/10-20、12-22。3、多处孤岛铜皮和尖岬铜皮4、差分走线不耦合以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https
注意绕蛇形不要有直角2.差分线等长凸起高度不能超过线距的两倍3.存在多余的走线4.过孔不要上焊盘5.VREF的电源信号走线最少要加粗到15mil以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫
控制信号走线可以不用加粗,注意线宽尽量保持一致2.输出打孔要尽量打在滤波电容后面3.电源要在底层蒲婷进行处理4.此处电源不满足载流以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:h
1.过孔应打到最后一个器件的后方,反馈信号需要连到最后一个电容。2.多处过孔上焊盘3.电源信号连接处铜皮需要加宽载流4.多处孤岛铜皮和尖岬铜皮5.注意保持过孔之间间距和过孔到焊盘间距不能太近6.电源信号走线需要加粗保持前后线宽一致7.走线不
跨接器件旁边要尽量多打地过孔,地分割间距最少1.5mm2.网口差分要进行对内等长,误差5mil3.模拟信号走线需要加粗4.地网络要就近打孔,回流到地平面5.反馈信号压迫从电容后面取样,走线要加粗6.注意数据线之间等长需要满足3W规则7.等长
变压器背面不要放置器件:重新布局下。电感当前层内部挖空处理:注意DCDC 电源的铜皮宽度:铜皮铺均匀,不要这里宽一点那里窄一点:LDO信号走线,焊盘内部与焊盘同宽,拉出焊盘之后再去加粗走线:多余线头检查删除掉:这边LDO也是一样的:以上评审