找到 “挖空” 相关内容 条
  • 全部
  • 默认排序

晶振走内差分需要再优化一下2.地分割间距最少满足1mm3.锯齿状等长不能超过线距的两倍4.网口除差分线外,其他的都需要加粗到20mil5.模拟信号尽量一字型布局6.电感所在层的内部需要挖空7.反馈需要从最后一个电容后面取样8.数据线和地址线

90天全能特训班18期 allegro -one piece -达芬奇

1.485走内差分需要再优化一下2.跨接器件旁边尽量多打地过孔,间距最少1mm3.网口差分对内等长误差5mil4.模拟信号走线需要加粗5.电感所在层的内部需要挖空处理6.反馈从电容后面取样,走10,mil7.输入打孔要打在滤波电容前面8.注

90天全能特训班18期 AD -李天昊 -达芬奇

电感所在层的中间需要挖空处理2.反馈线走10mil即可3.过孔需要开窗处理,然后底层需要开窗进行扇热4.注意铜皮需要优化一下5.相同网络的铜皮和走线没有连接上,后期自己更改一下铜皮属性设置以上评审报告来源于凡亿教育90天高速PCB特训班作业

90天全能特训班19期 AD -文镜皓 -DCDC

注意电感当前层内部挖空处理: 后期优化修改下。输入输出对应的GND如果做单点接地,连接在一起在中间的IC焊盘上打上地过孔即可: 反馈信号走8-10mil即可,不是电源信号: 电源连接的输入打孔数量跟GND对应上: 其他的没什么问题。

全能19期-Allegro-三岁-第一次作业-DCDC模块的PCB设计

反馈需要从最后一个电容后面取样进行连接,走一根10mil的线2.存在多处开路3.电感所在层需要挖空处理4.散热焊盘中间要打孔进行回流,过孔要开窗,最好在阻焊层画铜皮进行开窗增加扇热5.器件摆放尽量中心对齐以上评审报告来源于凡亿教育90天高速

90天全能特训班19期 allegro -THE -DCDC

注意过孔尺寸不符合规范,孔径跟焊盘尺寸比例是 焊盘的尺寸为两倍孔径大小+ - 2mil:常见的有8/16 10/20 10/24mil等,自己去修改过孔尺寸。注意主干道器件整体中心对齐:电感当前层内部注意挖空处理:注意焊盘出线规范,从焊盘两

全能19期-AD- 宋文孝-第一次作业-DCDC模块的PCB设计

看下原理图此处三个电容位置是否有问题:看下哪个电容才是输入主干道上的电容,重新理解清楚再去放置。输入主干道上的电容是先大后小,放置有问题,自己去修改:电感当前层内部注意挖空:注意主干道电源不要打那么多孔,如果是输入就打第一个输入口;如果是输

全能19期-Allegro-Damon-Allegro第一次DCDC模块作业

焊盘中心出线至外部才能拐线处理,避免生产出现虚焊2.焊盘里面尽量不要有多余的线头,出线可以在进行一下优化3.电感所在层的内部需要挖空处理4.铺铜尽量包住焊盘,铜皮不要有任意角度,建议钝角5.铜皮没有铺完整,后期自己更改一下铜皮属性设置6.除

90天全能特训班19期 AD -徐 -DCDC

电感中心铜皮需要挖空处理。这里走线需要加粗处理pcb上还有未连接的飞线这里一个过孔不满足载流,需要多打几个,走线也需要加粗处理。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:ht

673 0 0
PCB Layout 2023-06-25 16:10:42
吴同学—第二次作业—PMU模块布局作业评审

注意电感底部不要放置器件以及走线,需要重新优化下底层的布局以及布线:电感注意当前层内部挖空:电源输出对应的GND打孔数量一一对应上:此处顶层完全可以走线,不用打孔了:多处上述问题,自己去修改下。LDO信号也是需要加粗满足载流大小,看下具体大

全能19期-Allegro-THE的_第二次作业pmu模块