找到 “铜皮” 相关内容 条
  • 全部
  • 默认排序

走线并未完全连接,要连接到焊盘中心:注意铜皮尽量钝角,不要直角:铺了铜皮连接,里面就不用走线了:注意电源模块对应的GND过孔也是打在最后一个输出电容的管脚后面:注意下布局,电源模块布局走线优先于主干道,布局布线优先级最高,路径尽量短:电感内

AD-全能20期-黄玉章-AD-达芬奇作业修改

变压器背面不要放置器件:重新布局下。电感当前层内部挖空处理:注意DCDC 电源的铜皮宽度:铜皮铺均匀,不要这里宽一点那里窄一点:LDO信号走线,焊盘内部与焊盘同宽,拉出焊盘之后再去加粗走线:多余线头检查删除掉:这边LDO也是一样的:以上评审

AD-全能20期- John---第二次作业PMU模块的设计

1.多处焊盘存在飞线没有连接2.应该在底层整版铺GND铜皮处理3. 相邻电路大电感需要朝不同方向垂直摆放,电感下方应做铺铜挖空处理。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:

90天全能特训班20期-Candence16.6-Hello-第一次作业-DCDC

1.外壳地和gnd连接处,外壳地这边需要和gnd打一样多的孔2.器件摆放太过密集,注意丝印不要重叠,保持一定距离3.存在尖岬铜皮和孤岛铜皮,可以挖空或者在末端打孔4.走线保持3w间距,绕线拐角处角度大点避免直角以上评审报告来源于凡亿教育90

90天全能特训班20期-AD_二十好几的第四次作业千兆网口模块

电源输入打孔要打在滤波电容的前面,输出要打在滤波电容的后面2.电源输出可以在加宽一下铜皮宽度,满足载流3.此处走线可以在优化一下4.电容封装尺寸错误,后期自己修改一下5.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊6.注

90天全能特训班20期 AD-李磊-DCDC

SIM:注意铺铜不要出现直角以及尖角:尽量都钝角铺铜,存在类似情况的自己优化下。此处铺的整板地铜但是并未跟相同网络的地连接:双击铜皮打开属性框,更改连接方式,设置第二项,然后重新灌下铜皮即可连接:多处电源信号并未连接:此处可以直接连接到GN

AD-全能20期-彭红 第五次作业 SD.TF.SIM模块

1.布局、布线未完成,多处电源信号、时钟信号等重要信号未布局。2.差分对内等长错误3.内层负片没有铜皮,地和电源网络都没有连接4.以太网芯片到CPU的GMII接口线的发送部分需要等长,建立rx、tx分别等长控制100mil误差范围以上评审报

90天全能特训班20期-Candence16.6-Hello-第三次作业-百兆网口pcb

模拟信号要一字型布局,走线加粗处理4层板不用打埋盲孔,直接打通孔即可铜皮和走线选择一种即可,不用重复选择.地分割间距要满足1.5mm,,建议2mm,有器件的地方可以不满足晶振走类差分需要再优化一下变压器需要所有层挖空处理注意存在多处drc错

90天全能特训班19期 AD-黄玉章-达芬奇

注意此处地的处理,后期自己加宽一下铜皮,调整一下器件布局2.电感所在层内部需要挖空处理3.铺铜注意吧焊盘包裹起来,以免造成开路4.除了散热过孔,其他的都需要盖油处理其他没什么问题以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了

90天全能特训班20期 AD-xiaohao -DCDC

还有飞线没有连接这个铜皮需要调整线宽不要大于焊盘,拉出焊盘后在加粗。像这种没有连接的线可以不用画出来。电感所在层中间需要挖空处理这个过孔可以打规整一点大小统一以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可

478 0 0
PCB Layout 2023-11-14 15:42:01
 AD-李磊第三次作业PMU电源模块作业评审