找到 “晶振” 相关内容 条
  • 全部
  • 默认排序

注意变压器除差分信号外,其他信号走线需要加粗处理2.电容尽量靠近管脚均匀摆放3.地网络需要就近打孔,连接到地平面4.注意晶振需要包地处理5.走线间距太近,后期容易造成短路,自己后期优化一下走线路径6.走线等长线之间需要满足3W规则7.时钟信

allegro弟子计划-曾钰-千兆网口

1.485需要走类差分处理或者加粗2.模拟信号需要一字型布局,走线需要加粗,并包地处理3.晶振需要走类差分处理晶振走线都需要优化一下4.差分走线需要按照阻抗线宽线距要求走,后期自己优化一下5.注意地分割,模拟地不要进去数字地里面,分割间距1

90天全能特训班21期AD-往事如烟-达芬奇

1.485走类差分需要优化一下2.模拟信号走线需要加粗处理3.晶振走线需要优化一下,尽量走类差分处理4.差分对内等长误差5mil5.跨接器件旁边要多打地过孔,分割间距建议1.5mm,有器件的地方可以不满足6.模拟信号呈一字型布局,走线加粗7

90天全能特训班21期AD-喜之狼-达芬奇

跨接器件旁边尽量多打地过孔2.焊盘出线需要优化一下3.差分走线不满足阻抗线距规则4.晶振下面不要放置器件和走线,包地需要在地线上打过孔5.注意打孔尽量不要打在焊盘中心6.走线一层连通,不用打孔7.走线需要优化一下,尽量45度8.RX等长误差

90天全能特训班22期AD-杨皓文-千兆网口

时钟线要包地处理变压器的线除了差分外其他的都要大于20mil这里的差分可以优化一下,线要连到焊盘中心晶振下面不要走线 这里除了跨接器件所在的地方其他的都要保持2mm的间距以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PC

380 0 0
PCB Layout 2024-04-01 17:38:21
焦彦芸-第四次作业-千兆网口的PCB设计作业评审

1,低速时钟LSE是外部晶振作时钟源,主要提供给实时时钟模块,所以一般采用32.768KHz。LSI是由内部RC振荡器产生,也主要提供给实时时钟模块,频率大约为40KHz。(LSE和LSI)只是提供给芯片中的RTC(实时时钟)及IWDG(独立看门狗)使用。 2,中速时钟MSI RC

利用STM32CubeMX解读时钟树

跨接器件旁边要多打地过孔2.焊盘出线需要优化一下3.晶振需要走类差分4.确认一下此处是否满足载流5.TX和RX中间尽量添加一根地线进行分隔6.焊盘需要开窗处理,后期没法进行上锡焊接以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需

90天全能特训班22期AD-小白-千兆网口

地分割间距要保证2mm,有器件的地方可以不满足2.网口除差分信号外,其他的都需要加粗到20mil3.晶振需要包地处理,并在地线上4.BGA里面的铜皮建议挖空处理5.焊盘到孔的间距过近,建议6mil,后期自己优化一下以上评审报告来源于凡亿教育

90天全能特训班22期Allegro-曾定宏-千兆网口

232升压电容,走线需要加粗处理2.USB需要控90欧姆阻抗,后期自己处理一下3.电源输出打孔应该打在滤波电容后面注意过孔不要上焊盘4.灯可以靠近板边放置,走线即可5.晶振需要走类差分,并包地处理,晶振下面不要走线和放置器件6.电池供电,走

90天全能特训班22期AD-小白-STM32

走线注意保持3w间距c+c-v+v-,所接电容属于升压电容,走线注意加粗到10mil及以上差分换层在旁边打回流地过孔SD模块数据线整组包地打孔处理地网络焊盘就近打孔晶振打孔包地走线尽量避免直角锐角焊盘避免从长边、四角出线以上评审报告来源于凡

90天全能特训班22期-曾稳龙—第六次作业2层STM最小系统