找到 “地过孔” 相关内容 条
  • 全部
  • 默认排序

差分需要按照阻抗线宽走2.跨接器件旁边要多打地过孔,间距建议2mm,有器件的地方可以不满足3.变压器需要所有层挖空处理4.网口除差分信号外,其他的都需要加粗到20mil,尽量单独打孔,器件靠近管脚摆放5.差分信号焊盘出线需要在优化一下6.晶

90天全能特训班22期AD-冯定文-千兆网口

跨接器件旁边要多打地过孔2.焊盘出线需要优化一下3.晶振需要走类差分4.确认一下此处是否满足载流5.TX和RX中间尽量添加一根地线进行分隔6.焊盘需要开窗处理,后期没法进行上锡焊接以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需

90天全能特训班22期AD-小白-千兆网口

注意优先布局静电器件 再去布局其他器件,优先级最高:注意差分从焊盘拉出也是需要保持耦合的:不要存在直角以及尖角:CC1 CC2信号需要加粗走线:差分打孔换层需要两侧打上地过孔:差分对内等长GAP需要大于等于3W:差分对内等长误差为5MIL:

AD-全能22期- AD 杨正灿 -USB作业

差分对内等长不符合规范兼容器件这样布局差分换层旁边打回流地过孔电容按照先大后小原则放置差分对内等长控制5mil以内差分包地不完整,朝外边也需要打孔差分走线出焊盘后尽快耦合以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB

90天全能特训班22期-曾稳龙—第五次作业USB模块pcb设计

注意焊盘出线规范后期自己优化一下2.差分对内等长凸起高度不能超过线距的两倍3.注意差分走线要尽量耦合4.一层连接不用打孔,注意不要出现STUB线头5.CC1和CC2属于重要信号,走线需要加粗6.注意差分信号包地要在地线上打上地过孔7.过孔需

90天全能特训班22期AD-焦彦芸-USB3.0

USB2.0:差分走线是需要保持耦合,需要修改,不合格:USB3.0:还有一块铜皮存在板外,自己删除下:此处器件注意整体中心对齐放置:差分信号打孔换层的过孔两侧打上地过孔:此处差分需要优化,要耦合走线 :注意此处焊盘出线,需要从两侧边拉线出

Allegro-全能22期-莱布尼兹的手稿 第五次作业 USB2.0 USB3.0 TPYE-C

铺铜不要有这种直角有飞线未连接这里反馈没有连dcdc要求单点接地从芯片下方地过孔回流,这些过孔没有必要打以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.t

417 0 0
PCB Layout 2024-04-10 17:10:54
陈飞鹰 - 第1次作业 - DCDC电源模块的pcb设计作业评审

走线注意保持3w间距c+c-v+v-,所接电容属于升压电容,走线注意加粗到10mil及以上差分换层在旁边打回流地过孔SD模块数据线整组包地打孔处理地网络焊盘就近打孔晶振打孔包地走线尽量避免直角锐角焊盘避免从长边、四角出线以上评审报告来源于凡

90天全能特训班22期-曾稳龙—第六次作业2层STM最小系统

建议顶底层可以铺上大地铜:铜皮注意这种尖角:注意此处的铜皮 不要铺到晶振内部,晶振需要净空:晶振包地处理沿着器件丝印边框打孔:跨接器件两边可以多打地过孔:差分打孔换层的两侧可以放置地过孔,缩短回流路径:此处晶振净空调整下:等长之间注意保持3

AD-全能21期-DM642开发板第一次作业

板上多出报开路报错,自己检查是否连接完全,没处理的处理下,完全还没完成:此处是电源铜皮上面打的地过孔:电源网络完全没有连接:铜皮多处也是直角以及尖岬角,注意规范都用钝角:布局倒是没什么问题,就是布线,注意重新完善下布线再上传:电感内部只要挖

AD-全能23期-第五次作业-绘制DCDC电源模块布线