找到 “晶振走线” 相关内容 条
  • 全部
  • 默认排序

差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍2.器件摆放尽量对齐处理3.晶振走线需要走类差分处理4.电源输入的滤波电容应该靠近输入管脚(4脚)放置5.此处在一层走线即可,建议铺铜处理6.时钟包地需要在地上间隔150mil-200m

立创EDA梁山派-沐橙作业评审报告

USB的差分信号需要进行对内等长,等长误差为5mil2.晶振走线需要走类差分处理3.此处是用菊花链的方式进行等长,建议使用创建焊盘对组进行分段等长(U1-U2,U2-FPC1)4.电源输入的滤波电容应该靠近输入管脚(4脚)放置5.电源输出部

立创EDA梁山派-阿泰作业评审报告

USB信号需要创建差分对2.电源输入的滤波电容应该靠近输入管脚(4脚)放置3.优先晶振走线,靠近IC放置,走类差分形式,并包地处理,晶振下面不要走线4.器件摆放尽量对齐处理后期把线连通,等长完后在进行评审

立创EDA梁山派-hewei作业评审报告

模拟信号下面不要走线其他信号线2.晶振走线内差分需要再优化一下3.跨接器件旁边尽量多打地过孔,间距最少1mm4.差分走线不满足间距规则5.网口两队差分需要控100欧姆,要添加class,进行等长,误差5mil6.电感所在层需要挖空处理7.注

90天全能特训班17期AD-蒋冠东-达芬奇

1.485需要走类差分处理或者加粗2.模拟信号需要一字型布局,走线需要加粗,并包地处理3.晶振需要走类差分处理晶振走线都需要优化一下4.差分走线需要按照阻抗线宽线距要求走,后期自己优化一下5.注意地分割,模拟地不要进去数字地里面,分割间距1

90天全能特训班21期AD-往事如烟-达芬奇

1.485走类差分需要优化一下2.模拟信号走线需要加粗处理3.晶振走线需要优化一下,尽量走类差分处理4.差分对内等长误差5mil5.跨接器件旁边要多打地过孔,分割间距建议1.5mm,有器件的地方可以不满足6.模拟信号呈一字型布局,走线加粗7

90天全能特训班21期AD-喜之狼-达芬奇

请问一下就是晶振走线有点长达到了2厘米会导致晶振不起振吗?

844 0 1