- 全部
- 默认排序
随着时代发展,Altium Designer(AD)因其功能强大、界面灵活逐渐成为电子工程师的首选PCB设计软件之一,在其使用过程中很容易遇到各种各样的问题,其中之一是如何在单面板顶层设计不覆盖绿油?首先要想解决这个问题,必须先了解“Sol
注意调整下配置电阻电容的位置,优先于主干道上的器件:注意电感的挖空区域 ,焊盘上面不用挖掉:注意顶层整板铺上GND铜皮,将GND网络全部连接起来:注意铺铜不要有直角,优化为钝角:注意走线规范,焊盘拉出6MI之后再拐线拉下来:此处铺了铜就不用
层叠一般都是双数,一般是4层,6层增加,高速信号都需要有完整的参考平面的2.差分走线注意要满足差分间距要求3.CC1和CC2属于重要信号管脚,走线需要加粗处理,ESD器件尽量靠近管脚摆放4.存在多处开路报错5.差分注意能顶层连通的就不用打孔
你这里底层铺铜打孔后你顶层也要铺铜才能连接这些地方都还有飞线没有连接起来你这里把器件放到底层打孔了要铺铜或者走线连接上。这个作业没有时间限制的,什么时候完成什么时候交就可以。把这个好好改一下连完线再交吧。
器件能放在顶层的尽量放在顶层:器件位置摆放是否有问题,需要放置完成,然后该走差分的就差分走线:接口到变压器这里的信号以及布局完全不合格,需要走差分的没有按照差分布线,查看清楚原理图,那些信号走差分 ,那些信号单端,并且差分信号拉完之后还需要
VGA模拟信号要一字型布局,走线加粗处理2.晶振需要走内差分,走线要尽量短,晶振尽量顶层走线,包地要包完整3.差分对内等长不能超过线距的两倍,包地要在地线上打孔4.跨接器件旁边需要多打地过孔,器件摆放可以在优化一下5.反馈需要从最后一个电容
网口差分需要进行对内等长,误差5mil2.注意差分走线要注意耦合3.注意等长线之间需要满足3W规则4.等长存在误差报错5.地网络进行就近打孔,连接到地层,缩短回流路劲6.顶层BGA里面的铜尽量挖掉7.电感所在层内部需要挖空处理以上评审报告来
1.电容应根据原理图连接关系,靠近相应管脚放置2.同层连接不需要打孔,多处多余过孔3.部分器件可摆放到底层,减少顶层放置器件,更加美观整齐以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系
差分出线要尽量耦合2.差分对内等长凸起高度不鞥超过线距的两倍3.此处可顶层连通,无需打孔4.变压器需要所有层挖空处理5.时钟信号包地需要打上过孔,注意走地线需要连接过孔,不然会出现天线效应以上评审报告来源于凡亿教育90天高速PCB特训班作业
1.电源模块主输出路径建议布线40mil宽度以上2.顶层连接多余打孔造成天线报错3.焊盘要从短边出线,避免长边出线4.差分布线尽量少换层打孔,差分换层打孔傍边打回流地过孔5.232模块C+,C-;V+,V-所接的电容属于升压电容,需要走线加