找到 “锐角” 相关内容 条
  • 全部
  • 默认排序

差分对内等长错误,应在引起不等长端绕线,绕线长度走线避免锐角同层链接多余打孔焊盘不完全连接,应连接到焊盘中间焊盘出线应避免从四角出线、在焊盘内拐弯以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或

90天全能特训班22期-杨皓文-第四次作业 百兆网口模块的PCB设计

差分线要按阻抗线宽线距要求耦合走线网口到芯片的差分都需要优化,后期自己好好理解差分,然后走线需要调整一下2.器件摆放尽量中心对齐处理3.走线需要优化一下,不要有锐角4.TX分组错误5.注意等长蛇形走线尽量45度,不要直角6.除了散热过孔,其

90天全能特训班21期AD-朱鹮-百兆网口

注意差分对内等长凸起高度不能超过线距的两倍差分尽量哪里不耦合就在哪里绕,尽量不要在中间绕蛇形2.差分出线需要耦合,后期自己调整一下3.走线尽量不要有锐角,后期自己优化一下4.时钟信号需要包地处理,并在地线上打孔,建议50-100mil一个以

90天全能特训班22期AD-空沙-百兆网口

差分连接焊盘走线不要重叠、锐角,两边保持一致变压器除差分走线以外其他所有走线加粗到20mil以上差分走线尽量耦合差分走线出焊盘尽快耦合保持长度一致时钟信号包地打孔处理rx、tx分别建立等长组控制100mil误差分别等长走线应连接到焊盘中心,

90天全能特训班22期-魏信+第三次作业+百兆网口作业

变压器除差分以外所有走线加粗到20mil多处走线锐角,尽量避免走线、铺铜锐角多处尖岬铜皮、孤岛铜皮,器件中间多余尖细铜皮挖空处理时钟信号包地打孔处理差分对内控制5mil误差等长以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解

90天全能特训班22期-AD-杨正灿-百兆模块作业

走线注意保持3w间距c+c-v+v-,所接电容属于升压电容,走线注意加粗到10mil及以上差分换层在旁边打回流地过孔SD模块数据线整组包地打孔处理地网络焊盘就近打孔晶振打孔包地走线尽量避免直角锐角焊盘避免从长边、四角出线以上评审报告来源于凡

90天全能特训班22期-曾稳龙—第六次作业2层STM最小系统

铜皮不要任意角度铺铜铜皮尽量避免直角锐角焊盘要短边出线,不要长边出线以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/item.htm

337 0 0
Altium Designer-弟子计划-顾佳汪第三次弟子计划作业

板框绘制在机械层,不是走线层:过孔不仅打在器件焊盘上,并且还重叠了,设计好之后自己检查 下:上述一致原因:放置的过孔只有孔没有焊盘,不符合规范:焊盘尺寸是过孔孔径的 两倍正负2MIL。板上多处铜皮不是直角就是锐角或者是尖角,根本不符合规范,

AD-全能23期-qiu+第六次作业+PMU模块

DDR3尽量采用菊花链形式,效果更加2.注意数据线之间等长需要满足3W间距规则3.注意VREF电源走线需要加粗到15mil以上,尽量不要有锐角以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码

90天全能特训班21期 AD -喜之郎-4DDR

输入电容电源和gnd走线应保持线宽一致变压器除差分外所有走线加粗到20mil以上变压器下方所有层铺铜挖空处理走线注意避免直角锐角时钟走线包地打孔处理过孔间应保持间距交错放置电源应从最后一个器件连接走线间距太近底层大铜皮没有网络,导致gnd网

90天全能特训班23期-qiu+第七次作业+百兆网口