找到 “评审报告” 相关内容 条
  • 全部
  • 默认排序

232模块c+-、v+-所接升压电容,走线需要加粗到10mil以上晶振包地打孔处理usb差分尽量走一层,换层长度不要太长器件布局太近相互干涉,大器件到小器件间应最少隔开1.5mm以上电源加宽载流,走线加宽或铺铜走线不完全连接,走线应连接到焊

386 0 0
Altium Designer-弟子计划-何占玺-2层STM32最小系统

地网络跨接处两边都要多打过孔两个地隔离2mm以上间距焊盘应从短边出线,避免从四角和长边出线存在短路报错未处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item

338 0 0
Altium Designer-弟子计划-焦秀利-千兆网口作业

铜皮不要任意角度铺铜铜皮尽量避免直角锐角焊盘要短边出线,不要长边出线以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/item.htm

337 0 0
Altium Designer-弟子计划-顾佳汪第三次弟子计划作业

地址线与数据线之间尽量用一根地线进行分开2.注意走线尽量不要有直角,后期自己优化一下3.注意数据线尽量整组走一起4.注意此处等长不满足原理图要求5.一个电源直接连接在一起即可,不用进行分割注意器件摆放尽量不要干涉一脚标识,建议2mm过孔需要

90天全能特训班23期 AD-刘晓-1SDRAM

注意地址线与数据线之间尽量加一根地线进行分开2.注意数据线尽量整组走一起,中间不要加入地址选项,后期自己优化一下走线路径数据线等长存在误差报错片选信号也需要加入地址线组里面进行等长注意此处需要满足原理图要求注意需要把电源和地网络在平面层处理

90天全能特训班23期 AD-张演-1SDRAM

这里太窄了不满足载流铜皮不要有直角还有飞线未连接芯片中心要打孔散热和接地以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/item.h

307 0 0
PCB Layout 2024-06-27 17:24:11
qiu+第五次作业+DCDC作业评审

反馈信号需要走线连接,并加粗处理2.模拟信号需要包地,走线加粗到12mil3.跨接器件旁边要多打过孔,间距最少2mm,有器件的地方可以不满足4.网口需要添加差分对按照差分间距走线,对内等长误差5mil5.存在间距报错,太近,后期容易造成短路

90天全能特训班22期 AD-陈英扬-达芬奇

DDR3尽量采用菊花链形式,效果更加2.注意数据线之间等长需要满足3W间距规则3.注意VREF电源走线需要加粗到15mil以上,尽量不要有锐角以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码

90天全能特训班21期 AD -喜之郎-4DDR

电池走线需要加粗满足载流2.注意晶振下面不要走其他信号线,并包地处理3.走线可以在优化一下走线没有连接到过孔中心,存在开路此处不满足载流,电源输入尽量铺铜处理,电容先大后小摆放注意电源输出要从滤波电容后面,后期自己调整一下布局,注意线宽是否

90天全能特训班 22期AD-冯定文-STM32

多处器件未连接,造成多处开路报错等长绕线应尽量上下咬合绕线太乱,尽量到保持间距一致绕线整齐地址线等长不达要求,有电容的走线应建立xSignals整条走线进行等长时钟走线等长错误,应按下图示范等长以上评审报告来源于凡亿教育90天高速PCB特训

90天全能特训班23期-杨杨 20 常用存储器设计-1片SDRAM的PCB设计