找到 “评审报告” 相关内容 条
  • 全部
  • 默认排序

时钟走线包地打孔处理差分对内等长错误,按照规范绕线变压器下方铺铜挖空多处尖细铜皮rx、tx需要分别建立等长组,控制100mil误差等长以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教

90天全能特训班22期-Lj-第四次作业-百兆网口

器件丝印要么重叠,要么就覆盖在焊盘上,都调整下器件丝印:上述一致原因:电池信号走线需要加粗:软件内多处存在此孤铜没有割除:晶振底部净空,不要有走线:上述一致原因: 打孔尽量打对齐:过孔不要打在焊盘上:以上评审报告来源于凡亿教育90天高速PC

AD-全能22期-焦彦芸-第九次作业-2层STM32最小系统板的PCB设计

铜皮到铜皮的间距太近,一般建议12-15mil电感挖空所在层即可散热过孔需要开窗处理单点接地此处不用打地孔以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.

90天全能特训班23期AD-杨杨-DCDC

采用单点接地,只用在芯片中间打孔进行回流,其他地方不用打孔2.铺铜和走线选择一种即可3.打孔区域尽量避开焊盘,并且铺铜要包裹住焊盘器件摆放尽量中心对齐处理焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊散热过孔需要开窗处理器

90天全能特训班23期AD-羊羊羊-DCDC

要求单点接地,一路dcdc的gnd网络都到芯片下方打孔,芯片下方需要多打孔散热存在飞线没连接,有两个焊盘没有连通这里是dcdc主输出路径,电流大,需要铺铜加宽载流相邻电路的大电感应朝不同方向垂直放置铺铜走线注意尽量避免直角以上评审报告来源于

90天全能特训班23期-【optimist】第五次作业_2路DCDC

此处不满足载流,后期自己加粗一下线宽或者铺铜处理2.反馈线宽尽量保持一致,加粗到10mil3.存在开路,后期自己处理一下电源和地的飞线电感下面尽量不要放置器件注意不要重复打孔,打孔尽量对齐处理以上评审报告来源于凡亿教育90天高速PCB特训班

90天全能特训班23期 allegro-mm-PMU

注意地址线之间等长需要满足3W间距规则2.差分对内等长凸起高度不能超过线距的两倍蛇形走线需要优化,等长尽量使用钝角,不要用圆弧或者直角,走线能拉直尽量拉直差分对内等长需要优化,原则哪里不耦合就在哪里绕等长走线到焊盘间距太近,后期容易造成短路

90天全能特训班22期 AD-申存湛-2DDR

过孔不要上焊盘2.此处输出不满足载流,后期加大铜皮宽度载流计算都是以铜皮最窄处进行计算的3.注意电感下面尽量不要放置器件和走线,后期自己调整一下器件布局4.过孔间距太近,建议最少6mil,均匀摆放,后期自己优化一下注意输出打孔要打在滤波电容

90天全能特训班23期 AD-刘晓-PMU

等长绕线应在引起不等长处绕线,差分出焊盘应尽快耦合数据线满足3w间距要求,rx、tx分开布线不要伴随布线多处焊盘不完全连接,多处 细长铜皮未处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫

90天全能特训班23期-刘晓-第八次作业-RJ45模块-百兆

焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊2.走线尽量不要走直角,建议45度3.铺铜注意层的问题,器件在top层,铜皮在bottom层4.模块复用后铜皮变静态铜皮,需要自己调整成动态铜皮,后期自己处理一下5.采用单点接

90天全能特训班23期 allegro-mm-DCDC