找到 “评审报告” 相关内容 条
  • 全部
  • 默认排序

控制信号走线可以不用加粗,注意线宽尽量保持一致2.输出打孔要尽量打在滤波电容后面3.电源要在底层蒲婷进行处理4.此处电源不满足载流以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:h

90天全能特训班19期 allegro - 邹测景-PMU

配置电阻电容可以稍微移动下,留出空间给主干道铺铜:注意电感当前层内部挖空处理:反馈信号没有连接:第二路DCDC的电源跟地都没有处理,都是需要处理的 :以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链

Allegro-全能19期-谢程鑫-第一次作业-DCDC模块的PCB设计

1.存在飞线没有连接2.过孔没有添加网络3.包地不完整,外侧也要包地4.差分换层旁边需要打两个地孔,包地尽量保全以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://it

90天全能特训班19期-张冰+第五次作业+3.0PCB设计

数据线等长存在误差报错2.数据线与地址线之间的分割线上要打地过孔,建议150mil一个3.这几个信号也要加入地址线的类里面进行等长(就是片选,读写,行选,列选)4.注意器件摆放不要干涉5.地网络应该就近打孔,与第二层的地平面相连电源网络也同

90天全能特训班19期 AD - fmc-1SDRAM

电容尽量靠近管脚放置,一个管脚一个2.百兆网口差分需要进行对内等长,误差5mil,差分尽量少换层打孔3.RX和TX需要添加等长组进行等长,误差100mil4.电容靠近管脚放置5.确认一下此处是否满足载流,注意电源要满足载流6.器件摆放尽量中

90天全能特训班19期 AD - 吴同学-百兆网口

电感所在层的内部需要挖空处理2.电源需要再底层铺铜进行连通3.此处不满足载流4.线宽尽量保持一致5.注意电感下面尽量不要放置器件以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:ht

90天全能特训班19期 allegro - Faker-PMU

1.相邻电感应朝不同方向放置,不能同方向布局2.走线和铜皮没有连接,3.走线应从焊盘中间出线。4.电感挖空铺铜应该挖空整个丝印位置内部。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助

90天全能特训班19期-卢同学-第一次作业-DCDC模块的PCB设计-作业评审

注意过孔间距,不要造成平面铜皮割裂:注意地址控制时钟组跟数据组可以用GND走线间隔开:下面的数据一致用GND走线隔开:其他的走线等长没什么问题了。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或

全能18期-one pice-SDRAM

1.差分走线要注意耦合2.RX和TX需要创建等长组进行分别等长3.小电容靠近管脚摆放4.注意走线不要有小线头以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item

90天全能特训班18期 allegro -one piece-百兆网口

电源输出铜皮太细,不满足载流,且铜皮尽量不要有任意角度2.此处电源输入不满足载流,建议主干道铺铜处理3.电源可以在底层铺铜想连接4.滤波电容尽量靠近管脚放置,可以放底层5.电源输出打孔要打在滤波电容后面6.反馈要从最后一个滤波电容后面取样,

90天全能特训班18期-allegro-晚风轻拂-PMU