找到 “包地” 相关内容 条
  • 全部
  • 默认排序

差分对内等长绕线不符合规范差分对布线线宽不一致,会导致阻抗不一致多个器件没有布局布线内层电源和地没有铜皮,导致电源和地都是开路变压器前后电源线宽不一致,变压器除差分外所有走线加粗到20mil时钟信号没有布线,应包地打孔连接rx,tx应建立等

90天全能特训班20期-兜兜里有糖-第五次作业-百兆网口

地网络焊盘就近打孔接地晶振应走类差分形式包地打孔处理重要信号线尽量少换层,最多打三次孔以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com

90天全能特训班20期-兜兜里有糖-第五次作业-千兆网口

差分等长不耦合,差分对间等长可以用差分等长命令上面也要包地处理RJ45:提交作业的时候铺一下铜走线不要从电阻中间穿过以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://

575 0 0
PCB Layout 2024-01-03 16:21:12
刘林-第四次作业-HDMI模块,千兆网口模块作业评审

晶振底部不要走线:电源反馈信号8-12mil即可:直接可以顶层连接,无需在扇孔:上述一致原因:可以直接连接地线打孔包地:电路地与机壳地至少满足2MM间距:等长线满足3W原则:还存在等长报错:还存在两处开路报错:以上评审报告来源于凡亿教育90

AD-全能20期-AD-4层开发板

此处这里的信号直接走线包地处理就可以了:机壳地与电源地之间至少满足2MM间距:跨接器件两边多放置点地过孔:电感的每一层都需要挖空:铜皮不要尖角:电源 模块的反馈信号注意连接:这个反馈信号连接有误,要连接到最后输出的电容管脚上:等长线之间尽量

AD-全能20期-AD二十好几——4层板

这里底层没有连接这里有不完全连接这里两个不同网络的地之间间距至少1.5mm以上这个时钟要包地处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taoba

462 0 0
PCB Layout 2024-01-08 16:55:29
ZJC-第四次作业-千兆网口模块的设计-第一次上传作业评审

注意差分凸起高度不能超过线距的两倍2.差分走线需要优化一下3.时钟信号尽量包地处理4.电容尽量靠近管脚均匀摆放5.差分出线要尽量耦合,后期自己优化一下6.存在多处开路后期自己在顶底层铺上电源和地铜皮7.变压器需要挖空所有层处理

allegro 弟子计划-黄婷婷-百兆网口

晶振需要走内差分,包地处理2.注意焊盘出现规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.时钟信号尽量单根包地处理4.存在多处drc5.等长线之间需要满足3W间距6.变压器需要挖空所有层

allegro 弟子计划-黄婷婷-千兆网口

布局没什么问题。拉出焊盘之后注意差分走线保持耦合,重新走下:差分打孔换层两侧打上地过孔,缩短回流路径:建议差分每组直接走GND线包地处理:差分从过孔拉出注意耦合, 连接处重新走下:差分组组内等长误差没什么问题了。以上评审报告来源于凡亿教育9

Allegro-弟子计划-李飞-USB3.0_TypeC的PCB作业

差分线对内等长凸起高度不能超过线距的两倍2.等长线之间尽量要满足3W规则,后期自己调整一下走线间距3.电源走线路径要尽量短,后期自己优化一下走线路径4.左右声道尽量单根包地5.差分走线要尽量耦合出线,后期自己调整一下地过孔6.注意天线部分挖

626 0 0
allegro 弟子计划-郭耀-RK3288