找到 “加粗” 相关内容 条
  • 全部
  • 默认排序

网口除差分信号外,其他的都需要加粗到20mil2.差分出线要尽量耦合3.差分需要进行对内等长,误差5mil4.注意RX和TX创建等长组,走线需要满足3W间距5.注意线宽尽量保持一下6.过孔尽量不要打在两个焊盘中间,7.焊盘上存在多余的线头以

90天全能特训班19期 AD - Tbabhs-百兆网口

顶层BGA里面的碎铜可以挖掉2.反馈信号走线需要加粗3.等长存在误差报错4.注意晶振下面不要走线以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taoba

90天全能特训班17期 AD - 李天昊-达芬奇

网口差分需要进行对内等长,误差5mil2.差分走线要尽量耦合3.差分走线可以在进行一下优化4.时钟信号需要单独包地处理5.电容尽量靠近管脚摆放6.此处走线尽量与焊盘同宽,拉出来再进行加粗加粗尽量渐变,不要突然变很大7.中间可以多打过孔进行

90天全能特训班19期 AD - 蔡春涛-百兆网口

此处的电阻电容塞到芯片底部,跟对应网络进行连接:机壳地跟电路地之间至少间距2MM,除了 跨接器件部分:变压器每层都需要挖空:变压器上除了差分其他信号加粗到20MIL:晶振注意从滤波电容那里包地处理:一把RX 或者TX的信号线尽量是一把紧凑整

全能19期-黎润舟-第四次作业-千兆网络模块设计

信号线不满足3w间距数据线和地址线之间最好画一条加粗的gnd间隔开来以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/item.htm

575 0 0
PCB Layout 2023-07-19 17:06:09
lrz-第五次作业-sdram模块设计作业评审

这里间距最少需要1.5mm变压器旁边的信号除了差分外其他的一律20mil以上差分对内等长误差控制在+-5mil这个差分可以调一下,地孔可以往上挪。这里出线,线宽不要超过焊盘的宽度,拉出后在加粗晶振做类差分包地处理,这个电容靠近管脚放置。不要

708 0 0
张吕 第四次作业-千兆网口

1.485的内差分需要再优化一下2. 模拟信号下面尽量不要穿别的信号线,后期自己换一下走线路径3. 电容尽量靠近管脚放置,一个管脚一个4. 跨接器件旁边尽量多打地过孔,分割间距最少1mm5. 网口除差分信号外其他的信号都需要加粗到20mil

730 0 0
PADS刘峰第一次作业-4层DM642

1、电容地信号走线需要加粗2、过孔尺寸一般是8-16/10-20、12-22。3、多处孤岛铜皮和尖岬铜皮4、差分走线不耦合以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https

90天全能特训班19期- AD刘+第三次作业+百兆网口模块设计

1、CGND这边也需要就近多打孔2、多处孤岛铜皮和尖岬铜皮3、焊盘应从短边出线,避免从长方向出线。4、变压器除差分信号外,其它信 号都要加粗到20mil以上。5、晶振需要走类差分布线,尽量缩短到芯片走线。6、走线避免锐角7、器件摆放干涉8、

90天全能特训班19期-AD刘+第三次作业+千兆网口模块设计

1、外壳地和GND底层铺铜没有分割2、外壳地与GND之间距离需要2mm以上3、跨接区域需要多打孔,外壳地这边也需要多打孔4、多处孤岛铜皮和尖岬铜皮5、差分布线不耦合6、差分换层需要旁边打过孔7、多余过孔没有删除8、电源走线需要加粗走线9、焊

90天全能特训班19期-蔡春涛-第四次设计作业-千兆网口设计