找到 “加粗” 相关内容 条
  • 全部
  • 默认排序

1.485走内差分需要再优化一下2.跨接器件旁边尽量多打地过孔,间距最少1mm3.网口差分对内等长误差5mil4.模拟信号走线需要加粗5.电感所在层的内部需要挖空处理6.反馈从电容后面取样,走10,mil7.输入打孔要打在滤波电容前面8.注

90天全能特训班18期 AD -李天昊 -达芬奇

管脚要拉出焊盘在加粗,在焊盘内宽度不要超过焊盘。

676 0 0
PCB Layout 2023-06-25 15:18:09
MC-第二次作业-PMU模块layout设计作业评审

注意电感底部不要放置器件以及走线,底部的器件爱你可以往IC下面塞,整体布局还需要更改:注意绘制铜皮不要存在直角:铜皮尽量宽度均匀点,优化下:看下LDO输入的载流大小是多少,按照比例计算对应的线宽要多少满足载流,注意加粗线宽:焊盘扇孔进来调整

全能19期-AD-FMC-第二次作业-PMU模块layout设计

电感中心铜皮需要挖空处理。这里走线需要加粗处理pcb上还有未连接的飞线这里一个过孔不满足载流,需要多打几个,走线也需要加粗处理。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:ht

680 0 0
PCB Layout 2023-06-25 16:10:42
吴同学—第二次作业—PMU模块布局作业评审

注意电感底部不要放置器件以及走线,需要重新优化下底层的布局以及布线:电感注意当前层内部挖空:电源输出对应的GND打孔数量一一对应上:此处顶层完全可以走线,不用打孔了:多处上述问题,自己去修改下。LDO信号也是需要加粗满足载流大小,看下具体大

全能19期-Allegro-THE的_第二次作业pmu模块

1.电源输入应铺铜处理,在底层将孔都连通。2.反馈信号不需要加粗3.器件应该靠近管脚放置4.线宽应保持一致5.焊盘出线不要从长方向和四角出线。6.电感下方不要走线以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课

90天全能特训班19期-文镜皓-第2次作业-PMU模块的PCB设计-作业评审

此处出现载流瓶颈2.注意电感底部不要放置器件以及走线,需要重新优化下底层的布局以及布线:3.走线与焊盘同宽,拉出在进行加粗处理4.反馈线走10mil,走线远离电感以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课

90天全能特训班19期 AD - Tbabhs-PMU

晶振走内差分需要再优化一下2.地分割间距最少1mm,建议2mm,有器件的地方可以不满足3.反馈信号走线需要加粗4.电感中间挖空就不要有铜皮5.输出打孔要打在电容后面6.注意过孔尽量盖油,不要上焊盘以上评审报告来源于凡亿教育90天高速PCB特

90天全能特训班17期 AD - 李天昊-达芬奇

电感下面不要放置器件,自己优化下:此处DCDC5.0V输入建议铺铜处理以满足载流大小,或者加粗走线的宽度能满足:此处存在铜皮瓶颈处,自己优化下:此处LDO电路中的电源信号能顶层连接的,就把过孔删掉:存在多处情况。右边的LDO电源信号存在上述

全能19期-常密生-第二次作业-PMU

变压器上除了差分信号,其他的加粗20MI走线:差分注意耦合,从焊盘拉出之后,自己重新优化:差分连接进焊盘没有耦合走线,自己处理下:差分信号一定是需要耦合走线,完全没有按照要求,自己重新绘制下:注意打孔要求,顶层能拉通的,把多余过孔删除:注意

全能19期-AD-朱腾——第三次作业——百兆网口