找到 “EMC” 相关内容 条
  • 全部
  • 默认排序

时光如梭,转眼第一期EMC线上实战特训营的学员即将毕业,在这里我们一起学习了四个多月,从2021年跨到了2022年。见证学员从 “Why” 的提问者变成了解答者,从无从下手到有自己的解决问题的思路,从入门小白到进阶设计“新星”,通过这段时间学习和相互探讨让我们成为了更好的自己! ▲ 群内打卡交流

EMC实战特训营部分精彩笔记分享

一问:为什么垂直缝隙,水平辐射大,是什么原理?答:这个与天线的方向性有关。具体可以参考下面相关缝隙天线的资料。缝隙天线就是在波导面上开有缝隙,以用来辐射或接收电磁波的天线。在研究实际的缝隙天线之前,先讨论在无限大和无限薄的理想导电平板上的缝隙——理想缝隙天线。理想缝隙天线的横向尺寸远小于波长,纵向尺

EMC工程问题解答(六)

随着集成电路技术沿摩尔定律发展至今,从第一代插孔元件、第二代表面贴装、第三代面积阵列,再到现在的芯片封装,这些封装技术以系统级封装技术(SIP)的实现奠定了基础,然而很少工程师知道,良好的SIP可明显改善电磁兼容和信号完整性问题。所谓的系统

​系统级封装(SIP)可改善EMC和SI问题

很多工程师会在EMC电路里配备旁路和去耦,有效抑制EMI辐射,但很多人都不清楚这其中的缘由,所以本文将讲清楚为什么旁路和去耦可以抑制EMI辐射,以及该怎么去做。通常来说,旁路和去耦是抑制辐射EMI的有效手段,PCB在经过旁路和去耦之后,可减

​旁路和去耦为什么能抑制EMI辐射?

电磁兼容(EMC)问题已成为当代电子系统及设备的首要解决的头号问题,很多电子工程师会选择配置去偶电容和旁路电容来抑制其电磁干扰(EMI)问题,那么问题来了,PCB电路该如何配置去耦电容以达到更好的抗EMI功能?一般来说,为达到更好的抗EMI

PCB电路如何配置去耦电容?

随着电路集成度不断增加,信号主频不断升高,所处的电磁环境越来与复杂,电子系统产生的电磁干扰问题也更加严重,其中复杂电子系统最甚,为帮助工程师更好处理电子系统的EMC问题,今天详谈电子系统接地不良引起的辐射噪声抑制方法。一般来说,电子系统辐射

电子系统接地不良引起的辐射噪声抑制方法

随着时代发展,复杂电子系统已成为当下首选的电子系统,能够处理高数据量也能满足高性能需求,但随之而来是愈发严重的辐射噪声问题,针对这个问题,今天本文将以复杂电子系统为重点,详谈其辐射噪声抑制方法。1、因信号大环路引起的辐射噪声抑制方法因信号大

​详谈复杂电子系统的辐射噪声抑制方法

在PCB的版图设计里,很多优秀的工程师在设计时都会默认对称型设计,这样做的好处不仅是可以减小EMC影响,也能使板子设计出来更加美观,因此如果小白正在学习版图设计,可以来看看这篇文。首先需要知道的是,该对称性设计经常在模拟电路中使用,对称性设

​版图设计的对称性设计怎么做?

EMI、EMC、EMS是电磁干扰领域中的三个专业术语,但由于这三者定义及符号过于相似,很多小白在学习时经常会认错,导致学习多走歪路,所以今天就讲讲EMI、EMC和EMS,希望对小伙伴们有所帮助。EMI,全称即Electroc Magneti

EMI是什么?与EMC、EMS有什么区别?