找到 “过孔” 相关内容 条
  • 全部
  • 默认排序

差分走线不满足间距2.差分出线要尽量耦合,走线不要有直角差分走线都存在问题,自己后期重新优化一下3.网口差分要进行对内等长,误差5mil5.pcb上存在开路6.线宽尽量保持一致7.时钟信号包地可以在地线上多打地过孔8.确认此处是否满足载流9

90天全能特训班17期AD-Amusing-百兆网口-作业评审

差分等长不规范,锯齿状等长不能超过线距的两倍差分对内等长都需要优化,不满足要求2.器件摆放尽量中心对齐3.注意过孔不要上焊盘4.此处走线不满足差分间距规则以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访

90天全能特训班17期 allegro -马晓轩 -USB3.0-作业评审

此处存在开路2.差分换层打孔尽量对齐,走线尽量耦合3.差分对内等长不规范,锯齿状等长不超过线距的两倍4.tpye-c差分对内等长误差5mil5.此处走线需要优化一下6.器件摆放尽量中心对齐7.过孔需要盖油处理以上评审报告来源于凡亿教育90天

90天全能特训班17期AD-K-USB3.0-作业评审

1.485需要走内差分处理2.网口除差分信号外,期的都需要加粗到20mil3.电感所在层的内部需要挖空处理4.反馈走一根10mil线即可5.网口差分对内等长误差5mil6.器件干涉7.注意过孔不要上焊盘以上评审报告来源于凡亿教育90天高速P

90天全能特训班15期AD- lzhong-百兆网口-作业评审

反馈要从电容后面取样2.注意过孔不要上焊盘3.走线尽量不要从电阻电容中间穿4.丝印调整不到位,注意丝印不要上焊盘5.顶层BGA里面的铜尽量挖掉6.此处走5mil地线太细,建议最少12mil以上以上评审报告来源于凡亿教育90天高速PCB特训班

90天全能特训班15期AD-刘淑君-达芬奇-作业评审

孤岛铜,也叫死铜,是指在PCB中孤立无连接的铜箔,一般都是在敷铜的时候产生,不利于生产。解决的办法比较简单,可以手工连线将其与同网络的铜箔相连,也可以通过打过孔的方式将其与同网络的铜箔相连。无法解决的孤铜,删除掉即可。一、正片去孤铜方法1、

Altium Designer PCB孤岛铜的去除方法教程

作业未完成。很多布线、过孔没有网络,线宽不一致导致阻抗不连续、有直角。铜皮避让中间没连上,应该在铜皮属性栏换个链接方式。存在多处开路器件摆放干涉差分出线不耦合前后不一致,差分esd器件就近打孔差分走线不耦合,没有对内等长。变压器下面没有铺铜

90天全能特训班宋亚军-千兆网口模块布局布线-第二次提交作业评审

1.焊盘应该从宽方向出线 ,避免从长方向出线2.反馈路线应该远离干扰原,建议走底层远离电感。3.过孔上焊盘,同网络过孔也要保持一定间距。4.反馈信号不能从其他器件下穿过。5.不能这样打孔接地,要做到单点接地。以上评审报告来源于凡亿教育90天

DCDC电源模块第一次作业评审

跨接电容旁边进行多打地过孔,不同的地间距建议2mm2.器件干涉3.SDRAM等长还存在没有达到目标值4.走线尽量不要从电阻电容中间穿5.滤波电容应该靠近输入管脚放置以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班

90天全能特训班15期 AD-lzhong-达芬奇-作业评审

1.485需要走内差分处理2.模拟信号需要单根包地,一字型布局3.晶振走内差分需要优化一下4.跨接器件旁边尽量多打地过孔,不同的地间距建议2mm 5.除差分外,其他信号都需要加粗到20mil6.网口差分对内等长误差5mil7.模拟信号单根包

90天全能特训班16期 AD-李文贵-达芬奇-作业评审