找到 “走线” 相关内容 条
  • 全部
  • 默认排序

存在无网络过孔,短路了2.输出过孔要打在最后一下滤波电容的后面3.过孔不要上焊盘4.电感下面尽量不要放置器件和走线5.存在多处开路和drc报错,后期自己处理一下6.注意走线需要连接到焊盘中心,此处需要优化一下7.相同网络的走线和铜皮未进行连

90天全能特训班20期 AD -段太山-PMU

注意布局的时候器件整体中心对齐:底层器件也注意对齐:打孔也需要对齐:5V电源走线加粗或者铺铜连接好:铺铜连接之后不需要再走线连接了:注意电感内部当前层需要挖空,放置一个keepout区域:过孔都没有对齐等间距:LDO电路的电源信号也需要加粗

Allegro-全能20期-huzhenwen-Allegro 第二次作业-PMU模块

走线尽量从焊盘中心出线,避免造成开路2.差分出线要尽量耦合3.注意布局需要满足原理图规范4.注意确认此处是否满足载流5.电容尽量一个管脚一个,靠近摆放6.走线尽量不要从小器件中心穿,后期容易造成短路7.晶振尽量包地处理8.存在多处开路过孔不

90天全能特训班20期 AD-小脚冰凉-控制板

器件能放在顶层的尽量放在顶层:器件位置摆放是否有问题,需要放置完成,然后该走差分的就差分走线:接口到变压器这里的信号以及布局完全不合格,需要走差分的没有按照差分布线,查看清楚原理图,那些信号走差分 ,那些信号单端,并且差分信号拉完之后还需要

Allegro-全能20期-Allegro小飞象-第二次作业-百兆网口模块布局布线

1.过孔应打到最后一个器件的后方,反馈信号需要连到最后一个电容。2.多处过孔上焊盘3.电源信号连接处铜皮需要加宽载流4.多处孤岛铜皮和尖岬铜皮5.注意保持过孔之间间距和过孔到焊盘间距不能太近6.电源信号走线需要加粗保持前后线宽一致7.走线

90天全能特训班20期-AD-邹旭-pmu

跨接器件旁边要尽量多打地过孔,地分割间距最少1.5mm2.网口差分要进行对内等长,误差5mil3.模拟信号走线需要加粗4.地网络要就近打孔,回流到地平面5.反馈信号压迫从电容后面取样,走线要加粗6.注意数据线之间等长需要满足3W规则7.等长

90天全能特训班19期 AD -蔡春涛-达芬奇

VGA模拟信号要一字型布局,走线加粗处理2.晶振需要走内差分,走线要尽量短,晶振尽量顶层走线,包地要包完整3.差分对内等长不能超过线距的两倍,包地要在地线上打孔4.跨接器件旁边需要多打地过孔,器件摆放可以在优化一下5.反馈需要从最后一个电容

90天全能特训班19期 AD -朱腾-达芬奇

走线并未完全连接,要连接到焊盘中心:注意铜皮尽量钝角,不要直角:铺了铜皮连接,里面就不用走线了:注意电源模块对应的GND过孔也是打在最后一个输出电容的管脚后面:注意下布局,电源模块布局走线优先于主干道,布局布线优先级最高,路径尽量短:电感内

AD-全能20期-黄玉章-AD-达芬奇作业修改

变压器背面不要放置器件:重新布局下。电感当前层内部挖空处理:注意DCDC 电源的铜皮宽度:铜皮铺均匀,不要这里宽一点那里窄一点:LDO信号走线,焊盘内部与焊盘同宽,拉出焊盘之后再去加粗走线:多余线头检查删除掉:这边LDO也是一样的:以上评审

AD-全能20期- John---第二次作业PMU模块的设计

1.差分不耦合,没有差分效果,出焊盘尽快耦合2.差分对内等长不规范,应按照等长规范手动绕线3.差分换层,在过孔旁边打两个回流地过孔,此处rx、tx中间应用地走线打孔隔开4.差分对内等长误差要求控制在5mil范围内5.时钟线包地中间不要插入一

90天全能特训班20期-AD段太山-百M网口第四次作业