找到 “走线” 相关内容 条
  • 全部
  • 默认排序

1.232的升压电容走线需要加粗2.走线尽量不要从小电阻电容中间穿线,容易造成短路3.USB走线不满足差分间距规则,可以打孔4.焊盘出线需要优化一下,拉出焊盘在进行加粗5.晶振需要包地处理,其他信号线不要从晶振里面穿6.USB差分对内等长5

90天全能特训班18期 AD --iYUN-STM32

1.通常过孔尺寸是10-20、12-22mil,走线换层尽量用过孔,不要用焊盘。2.焊盘出线应该从短方向线,避免从四角和长方向出线。3.过孔无网络4.电源存在开路,没有连通。5.电容地焊盘放到电源铜皮上,造成短路。6.反馈网络布线需要远离干

90天全能特训班19期-宋文孝-第一次作业-DCDC模块的PCB设计 -作业评审

1.485需要走内差分2.网口除差分信号外,其他的都需要加粗到20mil3.差分对内等长5mil4.跨接器件 旁边尽量多打地过孔,分割间距尽量1mm以上5.模拟信号走线需要加粗6.电感所在层的内部需要挖空处理7.电源输入滤波电容法尽量靠近管

90天全能特训班18期 AD --李侠鑫-达芬奇

电源输出应该从滤波电容后面进行输出打孔2.电源输入主干道尽量铺铜处理,满足载流。此处要先经过电容在输入到电感3.输出滤波电容应该放置在主干道上,先大后小4.反馈信号需要从最后一个滤波电容后面取样,走一根10mil的线5.此处走线需要再优化一

90天全能特训班18期 allegro -常密生 -DCDC

1.485走内差分需要再优化一下2.跨接器件旁边尽量多打地过孔,间距最少1mm3.网口差分对内等长误差5mil4.模拟信号走线需要加粗5.电感所在层的内部需要挖空处理6.反馈从电容后面取样,走10,mil7.输入打孔要打在滤波电容前面8.注

90天全能特训班18期 AD -李天昊 -达芬奇

电感所在层的中间需要挖空处理2.反馈线走10mil即可3.过孔需要开窗处理,然后底层需要开窗进行扇热4.注意铜皮需要优化一下5.相同网络的铜皮和走线没有连接上,后期自己更改一下铜皮属性设置以上评审报告来源于凡亿教育90天高速PCB特训班作业

90天全能特训班19期 AD -文镜皓 -DCDC

注意电感底部不要放置器件以及走线,底部的器件爱你可以往IC下面塞,整体布局还需要更改:注意绘制铜皮不要存在直角:铜皮尽量宽度均匀点,优化下:看下LDO输入的载流大小是多少,按照比例计算对应的线宽要多少满足载流,注意加粗线宽:焊盘扇孔进来调整

全能19期-AD-FMC-第二次作业-PMU模块layout设计

电感中心铜皮需要挖空处理。这里走线需要加粗处理pcb上还有未连接的飞线这里一个过孔不满足载流,需要多打几个,走线也需要加粗处理。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:ht

768 0 0
PCB Layout 2023-06-25 16:10:42
吴同学—第二次作业—PMU模块布局作业评审

注意电感底部不要放置器件以及走线,需要重新优化下底层的布局以及布线:电感注意当前层内部挖空:电源输出对应的GND打孔数量一一对应上:此处顶层完全可以走线,不用打孔了:多处上述问题,自己去修改下。LDO信号也是需要加粗满足载流大小,看下具体大

全能19期-Allegro-THE的_第二次作业pmu模块

电感所在层的内部需要挖空2.注意过孔不要上焊盘3.铺铜尽量包住焊盘,避免造成开路4.反馈要从最后一个滤波电容后面取样5.此处不满足载流,建议铺铜处理,走线不要有锐角6.电感下面尽量不要放置器件,可以放在芯片管脚上7.器件干涉8.走线与焊盘同

90天全能特训班19期 AD -朱腾 -DCDC