- 全部
- 默认排序
个别器件注意整体对齐:注意等长线之间需要满足3W间距原则:没满足的都自己优化下。数据线组内也需要满足3W:差分对内等长误差为5MIL:其他的没什么问题。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问
电感所在层下面要挖空跨接器件旁边尽量多打地过孔,分割间距最少1.5mm,有器件的地方可以不满足差分要对内等长误差不超过5mil485这里应该在电阻这里打孔换层回来。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班
确认一下此处输出是否满足载流,后期自己加宽走线2.电容尽量靠近管脚摆放,尽量均匀摆放3.走线可以在优化一下,尽量不要有锐角4.存储器要分组走线,同组同层,需要等长处理,误差100mil5.走线注意拓扑结构,这个应该是采取菊花链的走线方式,后
晶振尽量靠近管脚放置包地要包全差分误差对内控制在+-5mil以内以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/item.htm?s
晶振需要包地处理,并且晶振下面不要走线2.走线不要从小器件中间穿,后期容易造成短路3.封装焊盘移位,后期不能进行焊接器件,后期自己检查一下4.RS232的升压电容走线需要加粗5.USB需要控90欧姆的阻抗,对内等长误差5mil,后期自己处理
跨接器件旁边要尽量多打地过孔,地分割间距最少1.5mm2.网口差分要进行对内等长,误差5mil3.模拟信号走线需要加粗4.地网络要就近打孔,回流到地平面5.反馈信号压迫从电容后面取样,走线要加粗6.注意数据线之间等长需要满足3W规则7.等长
散热孔要两面开窗处理rx等长误差控制在100以内差分这里优化一下以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/item.htm?s
差分对内不等长,误差控制在+-5milrx和tx也没有做等长处理变压器旁边的线处理差分都要大于20milrxtx之间要用根gnd间隔开来时钟要包地处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链
1.差分不耦合,没有差分效果,出焊盘尽快耦合2.差分对内等长不规范,应按照等长规范手动绕线3.差分换层,在过孔旁边打两个回流地过孔,此处rx、tx中间应用地走线打孔隔开4.差分对内等长误差要求控制在5mil范围内5.时钟线包地中间不要插入一