找到 “规范” 相关内容 条
  • 全部
  • 默认排序

跨接器件旁边要多打地过孔2.焊盘出现不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.多余的线头可以删掉,或者打孔连接,不要出现stub线头,防止天线效应,出现额外的干扰4.此处一层连通可以不用打孔以上评审报告来源于凡亿教育90天

90天全能特训班20期 AD-孔傲涵-千兆网口

网口除差分信号外,其他的都需要加粗到20mil2.注意差分出线要尽量耦合3.此处尽量电容靠近管脚摆放4.焊盘出线宽度与焊盘同宽,注意出线规范5.差分需要进行对内等长,误差5mil6.除了中间的散热孔个,其他的都可以盖油处理以上评审报告来源于

90天全能特训班20期 AD-孔傲涵-百兆网口

电源输入打孔要打在滤波电容的前面,输出要打在滤波电容的后面2.电源输出可以在加宽一下铜皮宽度,满足载流3.此处走线可以在优化一下4.电容封装尺寸错误,后期自己修改一下5.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊6.注

90天全能特训班20期 AD-李磊-DCDC

1.多处飞线没有链接2.此处是兼容设计,上下小器件应叠到中间器件焊盘上,以保证差分和电阻的连接不受影响3.差分对内等长不符合规范以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:ht

90天全能特训班20期-AD-二十好几的第五次作业USB3.0/TYPE-C

1.差分对内等长不规范2.差分走线不规范,出焊盘后应该尽量耦合,后面两个电容可以布局到背面。3.这里是兼容设计,上下两个电阻应该叠放到中间器件焊盘上,以保证差分和电阻的连接不受影响。4.差分走线不耦合,没有按照差分布线间距走线5.过孔重叠以

90天全能特训班20期-肖·平铮-第四次作业-USB接口模块PCB设计

跨接器件的地过孔打在地焊盘旁边,如右侧的电路地打孔一样:注意变压器上除了差分信号,其他的信号走线20MIL:注意走线规范,不要从电阻电容内部穿线,更改此信号的路径:注意扇孔间距保持,不要吧负片层割裂了:注意电路地与机壳地之间间距2MM:RX

全能20期-Candence16.6-Hello-第四次作业-千兆网口pcb

差分走线注意出线耦合2.注意焊盘出线规范3.差分对内等长不规范,锯齿状等长,凸起高度不能超过线距的两倍4.注意打孔要打在ESD器件前面,先经过ESD器件5.器件摆放不要挡住1脚标识6.USB差分需要进行对内等长,误差5milUSB2.0电源

90天全能特训班20期 AD-杨正灿 -USB

注意4层板不需要用埋盲孔2.反馈信号需要加粗到10mil,注意焊盘出线规范3.注意变压器负片层挖空处理,地分割注意规范4.注意丝印调整尽量不要干涉器件丝印以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访

90天全能特训班19期 AD-黄玉章 -达芬奇

注意下器件整体对齐:器件位号不要覆盖再焊盘上,设计完成之后都是需要调整器件丝印:晶振需要就近靠近IC对应管脚放置:走线注意规范,不要从电容内部走线,更换下路径:建议看下此处VBAT 20MIL是否满足载流:上述一致问题,从电阻内部走线:以上

Allegro-全能20期-肖平铮--第七次作业--两层STM32最小系统PCB设计

器件布局的时候尽量注意下对齐:上述一致原因,尽量整体中心对齐:差分信号打孔换层两侧都要打上地过孔:还存在飞线:建议每组差分信号包地处理:注意过孔的间距保持,避免把内层平面割裂:注意差分对内等长的GAP长度规范:差分对内等长误差为5MIL:以

Allegro-全能20期-行人-Allegro第4次作业usb3.0模块作业