找到 “管脚放置” 相关内容 条
  • 全部
  • 默认排序

1.小的滤波电容应该靠近管脚放置2.所有层挖空处理,负片层需要单独放置一个铺铜挖空3.存在开路4.器件摆放尽量不要太近,建议最少1.5mm以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系

90天全能特训班18期AD-怡红公子-光口

1.电流没有经过电容,过孔应该打在电容后面。2.器件摆放太近,应避免造成丝印干涉3.过孔应打在第一个电容,信号经过第一个电容到第二个电容。4.应按原理图顺序摆放器件,过孔打在第一个器件前方。5.VBAT的滤波电容靠近管脚放置6.滤波电容尽量

20天PCB设计与DFM特训营-梁家裕作业

此处走线8mil不满足载流,建议铺铜处理2.电感所在层的内部需要挖空处理3.反馈需要从最后一个滤波电容后面取样4.反馈路劲上的器件需要靠近管脚放置5.存在开路以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可

90天全能特训班18期AD-one piece-PMU

注意低脂线等长需要满足3W2.数据线之间等长也需要满足3W3.电感所在层的内部需要挖空4.VREF的电源走线需要加粗到15mil以上5.电容摆放尽量保证一个管脚一个,靠近管脚放置6.除了散热过孔,其他的都可以盖油处理以上评审报告来源于凡亿教

90天全能特训班18期AD-李侠鑫-4DDR

差分对内等长误差控制在+-5mil晶振要靠近管脚放置,并且要包地处理焊盘出线,线宽不要大于焊盘宽度可以拉出焊盘后在加粗这里走线确认是否满足载流这里r33应该放到r34旁边,两个电容靠近管脚放置。这里24管脚要直接连接起来

730 0 0
PCB Layout 2023-05-23 14:40:20
余逍桐--20天PCB设计与DFM作业作业评审

此处电源输入不满足载流2.电感所在层的内部需要挖空处理3.电源输入管脚的电容靠近管脚放置,可以放底层4.反馈从输出的最后一个电容后面取样,走一根10mil的线即可,不用铺铜5.中间散热焊盘上的过孔需要开窗处理以上评审报告来源于凡亿教育90天

90天全能特训班18期AD-汤文光-PMU

电源输出打孔要打在电容后面,反馈从最后一个电容后面取样2.差分出线要尽量耦合3.输入打孔要打在电容前面,先经过电容在进入管脚4.数据线需要满足3W规则,后期自己调整一下间距5.地址线也要满足3W6.电容尽量靠近管脚放置,以上评审报告来源于凡

90天全能特训班17期pads-CZS-达芬奇

晶振靠近管脚放置,尽量少打孔换层,包地处理2.差分包地地线上需要多打地过孔3.器件摆放尽量对齐处理4.注意过孔不要上焊盘后期自己检查一下过孔上焊盘和过孔重叠5.信号包地应该用地网络,不要用电源6.SD卡组内误差不能超过400mil7.注意走

90天全能特训班18期 allegro -觅一惘 -STM32

注意电感的挖空区域:注意输出主干道尽量中心对齐:配置电阻电容尽量靠近管脚放置:器件尽量放置紧凑点。打孔注意间距,不要造成铜皮割裂:其他的没什么问题,以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接

665 0 0
电子技术天花板 2023-06-20 16:03:37
全能19期 AD董超-第一作业-DCDC模块的PCB设计

电容要靠近管脚摆放2.走线需要再优化一下, 可直接连接上过孔3.电容靠近管脚放置4.TX和RX之间尽量走一根地线进行分割,或者保持20mil间距5.时钟信号需要包地以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班

90天全能特训班18期 AD --汤文光-百兆网口