找到 “等长” 相关内容 条
  • 全部
  • 默认排序

跨接电容旁边进行多打地过孔,不同的地间距建议2mm2.器件干涉3.SDRAM等长还存在没有达到目标值4.走线尽量不要从电阻电容中间穿5.滤波电容应该靠近输入管脚放置以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班

90天全能特训班15期 AD-lzhong-达芬奇-作业评审

1.485需要走内差分处理2.模拟信号需要单根包地,一字型布局3.晶振走内差分需要优化一下4.跨接器件旁边尽量多打地过孔,不同的地间距建议2mm 5.除差分外,其他信号都需要加粗到20mil6.网口差分对内等长误差5mil7.模拟信号单根包

90天全能特训班16期 AD-李文贵-达芬奇-作业评审

添加的地线尽量多打地过孔2.数据线一组尽量走一起,中间不要有地址线3.此处网络需要加入class一起进行等长4.电源需要处理一下,器件摆放尽量中心对齐以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问

90天全能特训班17期 AD-蒋冠东 -1SDRAM-作业评审

走线未连接到过孔中心2.器件干涉3.时钟信号等长不符合规范4.滤波电容尽量靠近管脚摆放,尽量一个管脚一个5.直接在电源层铺一个整版电源即可以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系

90天全能特训班17期 AD-花生果汁 -1SDRAM-作业评审

差分锯齿状等长不能超过线距的两倍2.注意过孔不要放置过孔上3.T点打孔尽量对齐4.D1未添加pin pair进行等长,存在报错5.地址线也存在报错6.后期自己在电源层和地层铺铜进行连接以上评审报告来源于凡亿教育90天高速PCB特训班作业评审

90天全能特训班17期 allegro-马晓轩 -2SDRAM-作业评审

晶振需要走内差分处理2.SDRAM数据线低八位和高八位需要分开创建class,分别进行等长3.注意数据线之间等长需要满足3W规则4.地址线也需要满足3W规则5.滤波电容靠近管脚放置,尽量保证一个管脚一个6.数据线等长误差建议+-25,mil

邮件-AD-Daniel-Mian_CORE-VB作业评审

晶振布局需要调整2.焊盘出线不规范3.USB这对差分走线需要耦合,对内等长误差5mil4.没有添加USB控90的class,创建差分对5.vbut属于电源信号,走线需要加粗6.此处不满足载流以上评审报告来源于凡亿教育邮件公益作业评审如需了解

邮件-AD-STM32F103最小系统板-4层作业评审

数据线一组只有9根线,其他信号不要添加进来,高八位少一根LDQM12.数据线和地址线建议添加一根最少20mil的地线进行隔开3.过孔里存在多余的线头4.地址线分组错误,有电阻几根网络也需要添加进来进行一起等长,还有时钟信号5.走线需要从焊盘

90天全能特训班17期AD-Amusing-1SDRAM-作业评审

数据线分组错误2.地址线分组错误3.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊4.走菊花链的结构,等长应该是BGA到SDRAM,然后再从SDRAM到FLASH5.相邻焊盘是同网络的,不能直接相连,需要先连接焊盘之后在进

邮件-342741053-mian-core-V1.0-作业评审

跨接器件旁边尽量多打地过孔2.此处为电源网络,线宽需要加粗3.确认一下此处是否满足载流,线宽尽量一致4.晶振下面不要走线5.差差分之外,其他的信号都需要加粗到20mil6.器件摆放不要挡住1脚标识7.注意等长线之间需要满足3W规则,与时钟信

90天全能特训班17期pads- CZS-千兆网口-作业评审