找到 “特训班” 相关内容 条
  • 全部
  • 默认排序

晶振布局处理不当,电容应该靠近芯片放置,并包地处理2.SD卡需要进行整组包地处理3.出线尽量从焊盘中间出线,此处可以在优化一下4.此处过孔尽量打在走线上或者直接删掉即可5.pcb上存在无网络过孔以上评审报告来源于凡亿教育90天高速PCB特训

90天全能特训班15期AD-lzhong-STM32作业评审

焊盘不要这么连接容易造成虚焊铺铜不要有这种直角锐角走线不要穿过器件中间电感所在才中间铜皮要挖空处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taob

陈熙_AD第1次作业-DCDC模块作业评审

GND和外壳地的间距最少20mil2.确认一下此处是否满足载流3.注意过孔不要上焊盘4.反馈路劲从滤波电容后面取样5.此处存在多余的线头6.器件干涉pcb上还存在多处器件干涉的,后期自己检查一下7.走线未连接到过孔中心8.走线不要有锐角9.

90天全能特训班15期AD-刘淑君-达芬奇作业评审

VGA的模拟信号需要加粗2.数据线等长需要满足3W规则3.地址线也需要满足3W规则4.挖空电感所在层即可5.变压器除差分之外其他的信号都需要加粗20mil6.外壳地和GND的间距最少需要20mil7.网口差分需要进行对等长,误差为5mil8

90天全能特训班1期AD-杨帆-达芬奇作业评审

数据线等长需要满足3W规则2.地址线也需要满足3W规则3.差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍4.电感所在层的内部需要挖空处理5.座子需要放置在板边6.器件摆放不要遮住一脚标识7.注意过孔需要盖油处理10.DDR的VREF

90天全能特训班16期AD-程顺斌-4DDR作业评审报告

电感所在层内部需要挖空处理2.滤波电容摆放应该先大后小3.差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍4.数据线等长需要满足3W规则5.地址线也要满足3W规则6.此处不满足载流,VREF电源最少需要加粗到15mil7.此处走线需要

90天全能特训班16期AD-程顺斌-2DDR作业评审报告

电源输出主干道需要铺铜加粗,跨接电感需要靠近主干道摆放2.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊此处只用打一个过孔3.pcb上存在多处开路4.注意过孔不要上焊盘5.其他器件靠近芯片放置,走线尽量短6.此处会出现载流

90天全能特训班16期AD-Z同学-5路DCDC作业评审

铜皮优化不当,不美观,尽量不要有任意角度2.反馈从滤波电容后面取样,走一根10mil的线即可3.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊4.注意器件摆放不要遮住一脚标识5.铺铜尽量把焊盘包裹起来,容易造成开路6.电源

90天全能特训班17期 AD-陈熙 -5路DCDC-作业评审

此处一层连通无需打孔2.注意过孔不要上焊盘3.此处为电源输入,打孔应该打在滤波电容的前面,并且走线加粗4.pcb上还存在飞线5.注意打孔尽量对齐处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接

90天全能特训班17期 ALLEGRO-马晓轩 -PMU-作业评审

PCB 上存在开路2.DCDC采用单点接地,此处不用打孔3.器件摆放注意对齐处理4.电感所在层的内部需要挖空处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://it

90天全能特训班17期 allegro -陈成 -DCDC-作业评审