- 全部
- 默认排序
注意电感所在层的内部需要挖空处理2.注意滤波电容摆放应该先大后小摆放3.开关电源电感下面应该避免走线4.芯片采用单点接地,其他部分应该避免打孔,只需要在芯片中间打孔即可5.后期需要在底层铺整版地铜
差分对内等长凸起高度不能超过线距的两倍2.蛇形等长尽量用45度,不要用直角,后期自己优化一下3.差分走线可以在优化一下4.差分出线要尽量耦合,后期自己优化一下5.注意确认一下此处走线是否满足载流注意器件摆放尽量电容靠近管脚存在开路差分对内等
网口除差分信号外,其他信号都需要加粗到20mil2.注意网口的地分割,跨接器件旁要多打地过孔,分割间距2mm后期自己处理一下3.差分出线需要优化一下,器件可以摆放远一点,包地的线要需要均匀打上过孔4.注意差分信号需要按照阻抗线距进行走线晶振
经常有很多电子初学者会将晶体管和继电器混为一谈,甚至在很多电路布局布线摆放,但这样也带来了很多问题,其中之一是“晶体管和继电器的输出PLC是否相同?”下面将谈谈这个问题。1、过载能力:晶体管:通常具有较好的过载能力。在短时间内承受超过其额定
注意变压器除差分信号外,其他信号走线需要加粗处理2.电容尽量靠近管脚均匀摆放3.地网络需要就近打孔,连接到地平面4.注意晶振需要包地处理5.走线间距太近,后期容易造成短路,自己后期优化一下走线路径6.走线等长线之间需要满足3W规则7.时钟信
ddr之间ddr和芯片距离太远,ddr到芯片推荐600-800mil器件摆放太近丝印干涉,滤波电容推荐摆放到ddr背面靠近焊盘放置 过孔上焊盘,小器件焊盘尽量不要打孔到焊盘上差分线是主要时钟信号,尽量缩短走线电容靠近ddr中间放置差分线等长
注意铜皮需要在优化一下,尽量不要有直角和任意角度2.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.元件摆放需要优化一下,尽量中心对其摆放4.采用单点接地,其他地方不要打孔,直接连接在芯片下面打孔进行回流5.散热焊盘中心
铜皮需要优化一下,注意不要有任意角度和直接2.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.相邻焊盘是同网络的,不能直接相连,需要先连接焊盘之后在进行连接4.此处铜皮需要优化一下5.注意器件摆放尽量中心对齐处理6.地网
电源输出主干道采用十字连接注意要满足载流可以后期自己添加一块填充增加载流能力2.电源输入输出不满足载流,尽量铺铜处理3.电源输出电容应该先大后小摆放4.注意确认此处是否满足载流后期自己加宽一下铜皮宽度5.注意反馈线宽走10mil即可,不用铺
注意电容输入需要按照先大后小进行摆放2.电感所在层的内部需要挖空处理3.存在多处开路4.模块复用后需要自己对铜皮赋予网络,重新铺铜,否则会存在无网络铜皮,造成开路5.走线需要连接到焊盘中心6.除了散热过孔,其他的都需要盖油处理7.后期需要在