找到 “换层” 相关内容 条
  • 全部
  • 默认排序

器件摆放注意局部对齐处理2.注意器件干涉3.电源输出的滤波电容要靠近输出管脚放置4.电源输入输出换层打孔处理不当,输入应该打在滤波电容的前面,输出打在滤波电容的后面5..差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍6.确认一下此处

立创EDA梁山派-lc2019lu作业评审报告

电源输入电容应该靠近管脚放置输出电容电阻应该靠近管脚放置到电感后面输出3.3v晶振布局错误,晶振的一对线要走成类差分的形式, 线尽量短如下图。typec的LCD_R4、LCD_R5要走差分阻抗控制90欧姆做对内等长,差分走线尽量减少打孔换层

立创EDA梁山派-岳孝昱作业评审报告

晶振布局、布线错误,晶振的一对线要走成类差分的形式, 线尽量短如下图。typec的LCD_R4、LCD_R5要建立差分对走差分阻抗控制90欧姆做对内等长,换层需要靠近过孔打回流地过孔,D7、D8应该尽量靠近typec管脚放置。TF卡所有信号

立创EDA梁山派-郭付根作业评审报告

优先摆放主干道器件,尽量少打孔换层2.扇孔注意对齐3.pcb上存在开路4.除了散热过孔,他的都可以盖油处理(双面盖油)以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https:/

90天全能特训班17期AD-蒋冠东 -5路DCDC-作业评审

晶振这里不用打过孔进行换层,晶振要包地处理并打地过孔晶振的走线要类差分走线走线不要从焊盘中间出现容易造成虚焊。确认电源部分的走线是否满足载流要求485的信号走线100R差分或者走加粗类差分处理232这里所接的电容属于升压电容走线需要加粗处理

1244 0 0
2层stm32开发板评审

晶振需要包地处理2.此处一层连通无需打孔3.差分换层尽量在旁边打上一对地过孔,空间足够尽量包地处理4.差分出线尽量耦合5.长焊盘出线不规范,尽量从中间拉出来在耦合6.注意过孔不要上焊盘7.SD卡未添加class进行等长,误差300mil8.

90天全能特训班16期 AD-程顺斌-STM32-作业评审

此处存在开路2.差分换层打孔尽量对齐,走线尽量耦合3.差分对内等长不规范,锯齿状等长不超过线距的两倍4.tpye-c差分对内等长误差5mil5.此处走线需要优化一下6.器件摆放尽量中心对齐7.过孔需要盖油处理以上评审报告来源于凡亿教育90天

90天全能特训班17期AD-K-USB3.0-作业评审

大家可能如果对画PCB没有经验的话,可能不太理解为什么差分线在换层时需要在差分孔旁边打上地孔,这个问题有很多人都不太明白,为什么要这么做,那么我们接下来一起学习一下这个知识!如下图所示,为了方便我们好理解我们在PCB板上面只放置了两个座子,

为什么需要在差分或者重要信号换层时在它们旁边加上地孔呢?

差分对内不等长误差控制在5mil,差分也没有建差分对电源走线未完成,也没有整版铺铜焊盘出线不规范差分在这里没有换层为什么要打过孔这里差分应该这么走这里差分等长不要超过2倍间距,间距也要大于等于3w这里rx,tx的等长需要建等长组,rx的信号

762 0 0
觅一惘百兆网口PCB模块设计作业评审

1,焊盘有开路。2.pcb存在drc4.多处孤岛铜皮和尖岬铜皮4.走线保持3w间距4.走线避免锐角5.差分换层旁边要打地过孔6.晶振布线错误,晶振的一对线要走成类差分的形式,并整体包地处理, 线尽量短如下图8.同层连接不需要打孔9.时钟线要

90天全能特训班18期AD+楠窗 千兆网口模块作业-作业评审