找到 “挖空” 相关内容 条
  • 全部
  • 默认排序

此处不满足载流2.此处存在开路3.输出打孔要打在滤波电容后面5.反馈线要从滤波电容后面取样,走10mil即可6.电感所在层的内部需要挖空处理,背面尽量不要放置器件7.电源网络需要再底层铺铜进行处理,剩下的地方铺地以上评审报告来源于凡亿教育9

90天全能特训班19期 allegro - 杨喵喵-PMU

这里走线不满足载流这里器件摆放顺序不对这个L1应该摆放在C2的后面与C2连接,而且只有一个过孔不满足载流散热过孔应该两面开窗处理焊盘出线不要从侧面出线这里C13应该是从最后一个电容拉一根反馈线连接而不是铺铜电感下面的铜皮需要挖空处理以上评审

652 0 0
90天特训班全能18期AD楠_作业_TPS54550_DC_DC作业评审

电感内部需要挖空处理这个器件需要调整一下不要放到电感下面图上还有未布线的网络和未布线的连接存在stub线头以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.

703 0 0
黎润舟-第二次作业PMU模块设计

电感当前层的内部挖空处理:上述一致问题:注意不同地之间至少满足2MM间距:变压器信号除了差分信号,其他加粗20MIL走线:注意差分对内等长的GAP大于等于3W:焊盘扇孔注意对齐扇出:注意等长线之间满足3W间距原则可以调整下:注意的过孔之间的

全能18期-Allegro-觅一惘 第十次作业 DM642四层板

分割地之间的间距最少要1mm以上2.晶振需要走内差分,并包地3.焊盘中心出线至外部才能拐线处理,避免生产出现虚焊,走与焊盘同宽拉出来再进行加粗4.变压器除擦还分信号外,其他的都需要加粗到20mil5.变压器需要所有层挖空以上评审报告来源于凡

90天全能特训班19期 allegro - faker-千兆模块

注意电感当前层的内部铜皮挖空:焊盘扇孔注意下对齐扇出:上述一致问题,优化下电感内部的挖空区域:个别信号没有联通:其他的没什么问题。

全能19期-Allegro-陈成-第二次作业-PMU模块设计

此处DCDC5.0V线宽满足不了载流:电感内部放置铜皮挖空区域,进行内部挖空:注意LDO电源的器件尽量整体中心对齐下:扇孔注意下对齐:看下此处的VCC-IO线宽是否能满足载流:器件注意对齐:以上评审报告来源于凡亿教育90天高速PCB特训班作

全能19期-Allegro-茉宣第三次作业——PWU

此处电源走线要注意满足载流2.晶振需要走内差分,并包地处理3.器件摆放不要挡住一脚标识4.注意等长线之间需要满足3W5.注意电源要满足载流6.变压器要所有层挖空处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班

90天全能特训班19期 allegro - Charlie吴-千兆模块

此处的电阻电容塞到芯片底部,跟对应网络进行连接:机壳地跟电路地之间至少间距2MM,除了 跨接器件部分:变压器每层都需要挖空:变压器上除了差分其他信号加粗到20MIL:晶振注意从滤波电容那里包地处理:一把RX 或者TX的信号线尽量是一把紧凑整

全能19期-黎润舟-第四次作业-千兆网络模块设计

配置电阻电容可以稍微移动下,留出空间给主干道铺铜:注意电感当前层内部挖空处理:反馈信号没有连接:第二路DCDC的电源跟地都没有处理,都是需要处理的 :以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链

Allegro-全能19期-谢程鑫-第一次作业-DCDC模块的PCB设计