找到 “扇孔” 相关内容 条
  • 全部
  • 默认排序

差分走线包地尽量包全:此处扇孔重新优化下:此处连接两个过孔一起连接上,不然另一个过孔没有用:CC1 CC2信号需要加粗走线:此处差分走线完全不耦合 ,不合格:差分对内等长注意需要符合规范:好多差分走线以及对内等长不符合规范,都需要修改。以上

全能19期-AD-第六次设计作业-USB3.0和TYPEC设计

注意此处扇孔可以直接打在走线中间,这样拉出去形成了直角:注意个别过孔的间距,不要割裂了铜皮:注意数据组跟地址控制时钟组之间用GND走线隔开:再有空间的情况下 ,自己处理下。等长注意GAP尽量大于等于3W长度:优化处理下。其他的等长误差没什么

全能19期-Allegro-Charlie_Wu-第五次作业-SDRAM设计

注意数据线和地址线之间需要满足20mil的间距要求2.存在短路3.注意数据线和地址线需要进行等长处理,并满足3W间距4.走线注意能拉直尽量拉直5.扇孔可以在优化一下以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班

90天全能特训班19期allegro -茉宣-1SDRAM

看下此处的扇孔可以再拉出去一点,留出铜皮的宽度出来,满足载流大小:电感内部需要挖空处理:其他的都一样,没处理的自己处理下:器件布局尽量整体中心对齐:并且需要整体中心对齐以及紧凑,不要太松散:走线没有完全连接完,需要中心跟中心连接好:焊盘内走

AD-全能18期-PMU作业 熊思智

百兆:变压器内部要挖空:差分走线连接到过孔要耦合:上述一致问题:过孔打在焊盘上了:注意扇孔方式:这种死铜去掉:整板大面积死铜:RX TX之间要用GND走线分组开:差分对内等长误差5MIL:千兆:跨接器件两边可以多打点地过孔:机壳地与电路地之

全能20期- AD-邹旭百兆网口,千兆网口作业

跨接器件的地过孔打在地焊盘旁边,如右侧的电路地打孔一样:注意变压器上除了差分信号,其他的信号走线20MIL:注意走线规范,不要从电阻电容内部穿线,更改此信号的路径:注意扇孔间距保持,不要吧负片层割裂了:注意电路地与机壳地之间间距2MM:RX

全能20期-Candence16.6-Hello-第四次作业-千兆网口pcb

时钟等长错误,按下方正确等长方法等长多处电源和地焊盘没有打孔导致开路地址线等长误差太大,地址线等长误差-+100mil电源没有连接,电源扇孔走线没有加粗以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问

90天全能特训班20期-AD-二十好几的第六次作业一片SDRAM

注意数据线等长需要满足3W规则2.地址线之间等长也需要满足3W规则3.注意数据线扇孔线宽尽量保持一致4.地址线等长存在误差报错5.等长组创建有问题,有很多网络没有添加到里面,后期自己重新创建一下6.注意走线不要有直角和尖角,尽量钝角7.注意

90天全能特训班20期 AD-思乐 -2SDRAM

注意电源输出部分的器件整体按照中心对齐放置:器件布局注意整体的中心对齐性,调整下:此处焊盘扇孔走到其他焊盘上了:此处地直接铺铜连接上,同网络的焊盘不能直接从中间拉出连接:信号走线宽度不要随意改变:焊盘出线注意不能直接从中心拉出,要从焊盘左右

PADS-全能21期-康斯坦丁-第一次作业-dc模块的pcb设计

差分建议包地 已经打了地过孔直接拉线包上就行了:回流地过孔打在差分打孔换层的两侧:注意此处的扇孔,不要吧内层平面割裂了:差分等长GAP需要大于等于3W:注意差分等长误差:以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB

Allegro-全能20期-史珊-第四次作业-USB,Type C模块pcb设计