- 全部
- 默认排序
Cadence 17.4 画好 Symbol 后,Pin Name 总是挤在一起(已经调整N遍,更新库文件了)这个有解吗
老师好,请问我微带功分器用copper在封装中建立的库文件,添加了pad,然后通过绘制原理图导入到pcb后,规则检查报region错误,是因为这种功分器是一块铜皮物理连接,赋予了不同的网络就会报错吗?这种错误需要怎么处理呢?图片在附件中,请
Cadence 17.4 画好 Symbol 后,Pin Name 总是挤在一起(已经调整N遍,更新库文件了)这个有解吗
老师好,请问我微带功分器用copper在封装中建立的库文件,添加了pad,然后通过绘制原理图导入到pcb后,规则检查报region错误,是因为这种功分器是一块铜皮物理连接,赋予了不同的网络就会报错吗?这种错误需要怎么处理呢?图片在附件中,请