- 全部
- 默认排序
原理图的元件材料清单(BOM)表主要用来整理一个电路或一个项目文件中的所有元件,它主要包括了元件的名称、数量、编号、封装、元件值等内容。这节视频就讲解了Logic中怎样输出元件材料清单(BOM)表,和其他报表的生成方式。
差分一般有90OM差分跟100OM差分,差分类的创建和网络类的创建稍微有点差异,需要在类管理器里面添加分类名称,然后在差分对编辑器中进行网络的添加。
在logic软件中绘制原理图,添加元器件后有些器件默认会显示器件的管脚名称、管脚编号、元件类型等信息,那怎样来进行隐藏,怎样对板上的器件进行批量属性显示与隐藏操作。
用Orcad进行原理图绘制是,有需要的一些元器件的管脚编号和网络名称会对其进行隐藏与显示,这个视频就是详细的来讲解怎么显示和隐藏管脚编号和网络名称。
在logic软件当中制作CAE封装,对于管脚少的器件可以手动的输入管脚名称和编号,但对于一些管脚特别多的器件可以利用导入CSV文件的方式,一次性把管脚信息全部导入,节省了我们制作封装的时间。
本视频采用我们的Altium designer 19主要讲解关于我们的器件封装的查看,和如何对我们器件的封装的修改包括PCB界面和我们的原理图界面的一个参数的修改。同时包括我们的封装管理器的一个修改。
虽然说很多学员与爱好者应该都知道具体的PCB软件操作,也知道了一些基本的PCB设计规则与需要注意的事项。但是当他把整个工程或者输出文件保存了之后,在文件夹里面去进行打开,你问他这是什么文件?他看文件的后缀不一定能认识出来。所以,总的来说很多人对于AD常用文件的后缀名称它是比较陌生的了。
在我们进行PCB设计的第一步就是进行元件库的创建,那么就会在元件库创建的时候碰负信号的存在。在元件库中负信号管脚名称的放置就会有很多学员不知道如何去进行设置了,我们今天要讲的内容就是AD管脚名称怎么进行负信号的放置。我们首先来看一下负信号大概是怎么标识的,看一下如下的截图:
我们进行PCB设计的时候,总会遇到再进行了敷铜操作,我们如何去更改对应网络的焊盘与铜皮之间的连接方式?我们首先可以来分析一下焊盘的连接方式有几种,分别为哪几种?运用AD进行PCB设计的人都清楚,焊盘的连接方式为三种:一个是全连接,一个是十字连接也就是我们经常所说的花焊盘连接,还有一个就是不连接意思就是不进行设置。
2019年9月21日,湖南凡亿智邦电子科技有限公司全体员前往浏阳金坑溯溪参加团训活动。本次活动主要分为破冰活动跟森林溯溪两个环节。 一、破冰活动 破冰活动中有圆圈游戏以及“挑战150”。其中“挑战150”就是先将小伙伴们分为四组。每组需要选出自己的队长、队秘以及有相应的队伍名称。
全站最新内容推荐
- 1加码技术,打破困境,PSPice电路仿真助你解锁职场新高度!
- 2简谈稳压二极管和普通二极管的区别
- 3贴片元件如何拆卸及焊接?
- 4盘点电子工程师必须了解的21个电路
- 5英伟达GB300芯片受阻,存在过热问题
- 6WARELEO李增原创H04课程大纲的安排课程中内容及工具及课程的重点学习办法的讲解
- 7WARELEO李增原创H03根据自己的关注知识点和所需要的知识来选择需要的图书包邮递
- 8WARELEO李增原创H02理工男生李老师的介绍从51单片机驱动到FPGA到仿真设计之路
- 9WARELEO李增原创H01信号电源完整性设计与HFSS射频天线设计仿真验证研修课程主题
- 10WARELEO李增:反射仿真的信号观察办法及时域串扰的仿真设置及观察技巧