找到 “包地” 相关内容 条
  • 全部
  • 默认排序

网口的差分信号需要对内等长,误差5mil2.差分出线要尽量耦合3.走线未连接到过孔中心4.RJ45座子需要挖空5.pcb上存在短路6.差分走线不满足差分规则7.锯齿状等长不能超过线距的两倍8.出线宽度超焊盘宽度,与焊盘同宽即可9.时钟包地

90天全能特训班17期AD-K-百兆网口-作业评审

差分对内等长误差5mil2.未添加TR和RX的class3.包地要在地线上 打过孔4.器件干涉5.差分出线要尽量耦合6.时钟信号需要包地处理,并且打上地过孔7.pcb上存在两处开路以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需

90天全能特训班17期AD-江-百兆网口-作业评审

晶振需要包地处理2.此处一层连通无需打孔3.差分换层尽量在旁边打上一对地过孔,空间足够尽量包地处理4.差分出线尽量耦合5.长焊盘出线不规范,尽量从中间拉出来在耦合6.注意过孔不要上焊盘7.SD卡未添加class进行等长,误差300mil8.

90天全能特训班16期 AD-程顺斌-STM32-作业评审

电源网络就近打孔即可2.晶振包地多打地过孔,晶振下面尽量不要走线3.VGA属于模拟信号,走线需要加粗,并包地处理,下面不要穿其他信号线4.没有添加网口4对差分的class5.差分对内等长误差5mil6.变压器需要所有层挖空7.确认一下此处是

90天全能特训班16期 AD-程顺斌-达芬奇-作业评审

差分走线不满足间距2.差分出线要尽量耦合,走线不要有直角差分走线都存在问题,自己后期重新优化一下3.网口差分要进行对内等长,误差5mil5.pcb上存在开路6.线宽尽量保持一致7.时钟信号包地可以在地线上多打地过孔8.确认此处是否满足载流9

90天全能特训班17期AD-Amusing-百兆网口-作业评审

输入主干道建议铺铜处理2.确认一下此处是否满足载流,建议主干道都铺铜处理3.滤波电容靠近输入管脚放置4.输出走线建议加粗,保证载流余量5.晶振需要走内差分,并包地处理,电容位置需要调整一下,晶振内部不要有别的信号线6.电源滤波电容需要靠近管

邮件-AD-李家申-PCB作业评审

器件布局应该在BGA上对应焊盘的方向,尽量缩短走线,2.差分对内等长Space的高度是1倍到2倍间距的高度。3.差分包地应该尽量包过来4.走线在焊盘中应该和焊盘保存等宽5.包地线很长一段走线没有打孔。以上评审报告来源于凡亿教育90天高速PC

1211 0 0
徐胜 MIPI接口的PCB设计作业修改-作业评审

1.485需要走内差分处理2.丝印尽量不要上焊盘3.其他信号不用穿到模拟信号里面来,模拟信号尽量一字型布局4.节能改造需要走内差分,并包地处理5.网口除差分信号其他都需要加粗到20mil6.输出主干道需要铺铜处理7.反馈走一根10mil的线

90天全能特训班-allegro-谢一汉-达芬奇四层板作业评审

1.485需要走内差分处理2.模拟信号需要单根包地,一字型布局3.晶振走内差分需要优化一下4.跨接器件旁边尽量多打地过孔,不同的地间距建议2mm 5.除差分外,其他信号都需要加粗到20mil6.网口差分对内等长误差5mil7.模拟信号单根包

90天全能特训班16期 AD-李文贵-达芬奇-作业评审

地缘信号走线需要加粗处理,尽量满足载流2.SD卡需要靠近板框放置3.SD卡信号线需要进行等长处理,误差300mil4.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊5.晶振需要走内差分,并包地处理,在地线上均匀的打上地过孔

邮件-2514828285-STM32最小系统-作业评审