找到 “包地” 相关内容 条
  • 全部
  • 默认排序

差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍2.电源输入的滤波电容应该靠近输入管脚(4脚)放置3.反馈从最后一个电容滤波电容取样,走一根10mil的线即可4.时钟包地需要间隔150mil-200mil打上一个地过孔5.线宽突变,确

立创EDA梁山派-申健作业评审报告

USB信号需要创建差分对2.电源输入的滤波电容应该靠近输入管脚(4脚)放置3.优先晶振走线,靠近IC放置,走类差分形式,并包地处理,晶振下面不要走线4.器件摆放尽量对齐处理后期把线连通,等长完后在进行评审

立创EDA梁山派-hewei作业评审报告

网口差分需要进行对内等长,误差为5mil2.VGA模拟信号需要单根包地,并打上地过孔3.数据线等长没有到目标范围内4.地址线等长需要满足3W规则5.此处一层连通无需打孔6.此处存在多余的走线以上评审报告来源于凡亿教育90天高速PCB特训班作

90天全能特训班15期AD-潘昌业-达芬奇作业评审报告

晶振布局处理不当,电容应该靠近芯片放置,并包地处理2.SD卡需要进行整组包地处理3.出线尽量从焊盘中间出线,此处可以在优化一下4.此处过孔尽量打在走线上或者直接删掉即可5.pcb上存在无网络过孔以上评审报告来源于凡亿教育90天高速PCB特训

90天全能特训班15期AD-lzhong-STM32作业评审

晶振需要包地,并且打上地过孔2.确认一下此处是否满足载流,自己加粗线宽3.差分包地需要在地线上打上地过孔4.差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍5.RS232尽量不要同层布线,如需同层建议间隔5W以上,不要走差分以上评审报

90天全能特训班17期AD-六道轮回12315-STM32作业评审

带你干所在层的内部需要挖空处理2.天线做隔层参考,需要挖空第二层3.差分对内等长处理不当,锯齿状凸起高度不能超过线距的两倍4.晶振需要走内差分,并包地,多打地过孔5.注意数据线等长需要满足3W规则6.地址线也需要满足3W规则7.网口差分需要

90天全能特训班15期ALLEGRO-王敏鹏-H3-TVBOX作业评审

芯片出线不要从管脚中间出差分对内不等长,误差应该控制在+-5mil变压器下面所有层都要挖空处理这个差分出线不耦合这两个电阻应该调换一下位置这个VGA布局的时候要采用一字形或者L形布局,RGB信号之间的安全距离一般设置20mil,需要包地处理

1227 0 0
DM642开发板-ZXT 作业评审

晶振这里不用打过孔进行换层,晶振要包地处理并打地过孔晶振的走线要类差分走线走线不要从焊盘中间出现容易造成虚焊。确认电源部分的走线是否满足载流要求485的信号走线100R差分或者走加粗类差分处理232这里所接的电容属于升压电容走线需要加粗处理

1244 0 0
2层stm32开发板评审

差分出线尽量耦合2.打孔从底层进行连接即可3.滤波电容靠近管脚放置4.焊盘出线需要优化5.四组差分需要进行对内等长,误差5mil6.时钟信号需要单根包地处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以

90天全能特训班17期 allegro -马晓轩 -百兆网口-作业评审

晶振需要走内差分,并且包地打地过孔2.变压器所有层需要挖空处理3.差分线处理不当,锯齿状凸起高度不能超过线距的两倍4.此处差分走线不满足差分间距规则5.差分对之间不用进行等长,差分对内等长即可,误差5mil6.此处需要添加一个2MM的隔离带

90天全能特训班17期 allegro -马晓轩 千兆网口-作业评审