找到 “加粗” 相关内容 条
  • 全部
  • 默认排序

注意差分出线要尽量耦合,对内需要再优化一下2.跨接器件旁要多打地过孔,间距最少要满足1.5mm,建议2mm,有器件的地方可以不满足3.此处差分需要优化一下,可以打孔从底层走线4.模拟信号走线需要加粗处理5.反馈信号需要从输出电容后面打孔,走

90天全能特训班19期 AD-董超-达芬奇

机壳地跟电路地之间需要满足2MM间距:跨接器件两边可以都打点地过孔:板上这种孤铜需要割除,其他地方一致情况的自己去修改:变压器上除了差分信号,其他的信号加粗20MI走线:注意差分走线是连接到焊盘中心的:注意差分走线连接焊盘还可以优化:差分走

AD-全能20期-思乐 千兆网口

线宽不一致,导致阻抗不连续走线需要保持3w间距规则地址线分组错误,缺少信号时钟线等长错误电源走线多处没有加粗数据线等长误差控制100mil范围内以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫

90天全能特训班20期-ad-邹旭 SDRAM模块

模拟信号要一字型布局,走线加粗处理4层板不用打埋盲孔,直接打通孔即可铜皮和走线选择一种即可,不用重复选择.地分割间距要满足1.5mm,,建议2mm,有器件的地方可以不满足晶振走类差分需要再优化一下变压器需要所有层挖空处理注意存在多处drc错

90天全能特训班19期 AD-黄玉章-达芬奇

跨接器件旁边要多打地过孔,间距最少1.5mm,建议满足2mm,有器件的地方可以不满足2.网口差分需要进行对内等长,误差5mil3.模拟信号走线需要加粗,建议10-12mil4.反馈信号需要从电容后面取样,走10mil即可5.数据线之间等长需

90天全能特训班19期 AD -蜕变-达芬奇

时钟等长错误,按下方正确等长方法等长多处电源和地焊盘没有打孔导致开路地址线等长误差太大,地址线等长误差-+100mil电源没有连接,电源扇孔走线没有加粗以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问

90天全能特训班20期-AD-二十好几的第六次作业一片SDRAM

上方向差分对没有包地处理,应尽量单对差分对包地处理电源信号走线加粗多处飞线没有连接以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/i

90天全能特训班20期-Candence16.6-Hello-第五次作业-typeC-pcb

注意4层板不需要用埋盲孔2.反馈信号需要加粗到10mil,注意焊盘出线规范3.注意变压器负片层挖空处理,地分割注意规范4.注意丝印调整尽量不要干涉器件丝印以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访

90天全能特训班19期 AD-黄玉章 -达芬奇

还有飞线没有连接这个铜皮需要调整线宽不要大于焊盘,拉出焊盘后在加粗。像这种没有连接的线可以不用画出来。电感所在层中间需要挖空处理这个过孔可以打规整一点大小统一以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可

476 0 0
PCB Layout 2023-11-14 15:42:01
 AD-李磊第三次作业PMU电源模块作业评审

注意485需要走类差分形式2.跨接器件旁边要尽量多打地过孔,间距要最少要1.5mm3.差分对内等长凸起高度不能超过线距的两倍4.差分出线要尽量耦合5.模拟信号需要加粗处理6.反馈信号需要加粗到10mil7.注意数据线之间等长需要满足3W规则

90天全能特训班19期 AD-蜕变 -达芬奇