- 全部
- 默认排序
电感所在层的内部需要挖空2.滤波电容靠近电源输入管脚,走线加粗3.反馈路劲走一根10mil的线即可4.此处为输入主干道,打一个过孔不满足载流,建议铺铜处理5.确认一下此处输出主干道是否满足载流6.pcb上存在DRC以上评审报告来源于凡亿教育
很多电子工程师为保证产品顺利上市,要花费大量心血在布局布线上,而做完布局布线后必然要进行检查,也就是设计规则检查(DRC),那么问题来了,工程师该如何进行PCB板的设计规则检查(DRC)?布线设计完成后,工程师必须认真检查布线设计是否符合设
前期为了满足各项设计的要求,通常会设置很多约束规则,当一个PCB设计完成之后,通常要进行DRC。DRC就是检查设计是否满足所设置的规则。一个完整的PCB设计必须经过各项连接性规则检查,常见的检查包括开路及短路的检查,更加严格的还有差分对、阻
电流尽量从最后一个电容后面输出,自己调整一下铜皮宽度存在DRC报错3.此处铜皮宽度尽量加宽一些4.存在stub线头以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://i
相同网络的铜皮和走线没有连接在一起,后期自己调整一下铜皮属性重新铺铜2.走线未从焊盘中心出线,存在开路3.存在短路4.贴片器件焊盘需要放置top层,后期自己重新处理一下5.电感所在层的内部需要挖空处理6.pcb上存在多处DRC,后期自己更改
此电容应该靠近座子放置2.单点接地此处不用打孔,直接在散热焊盘上打孔尽量回流3.存在DRC报错,后期自己调整一下走线路劲4.输出主干道需要铺铜,满足载流5.电感所在层的内部需要挖空处理6.器件干涉7.反馈从电容后面走一根10mil的线即可8
1,焊盘有开路。2.pcb存在DRC4.多处孤岛铜皮和尖岬铜皮4.走线保持3w间距4.走线避免锐角5.差分换层旁边要打地过孔6.晶振布线错误,晶振的一对线要走成类差分的形式,并整体包地处理, 线尽量短如下图8.同层连接不需要打孔9.时钟线要
在PCB布线设计完成后,PCB工程师必须认真检查布线设计是否符合所指定的规则,同时也要确认所指定的规则是否符合PCB板生产工艺的需求,因此下面将谈谈工程师如何进行设计规则检查,希望对小伙伴们有所帮助。1、线与线、线与元件焊盘、咸鱼贯通孔、元
在Altium Designer(AD)中,很多工程师通过使用Design Rule Check(DRC,常用于检查PCB设计是否符合设计规范和要求)功能来检查PCB设计的完成度,但很多小白不太熟悉怎么去使用DRC,下面来看看它的用法。1、
反馈线只用走10mil即可2.输出打孔要打在最后一个电容后面,反馈走线即可,不用铺铜输出打孔都需要再调整一下3.此处存在DRC,短路了4.此处不满足载流,建议铺铜处理5.此处反馈器件要靠近管脚放置6.管脚滤波电容需要靠近管脚放置,保证一个管