找到 “3W” 相关内容 条
  • 全部
  • 默认排序

晶振需要走内差分处理2.SDRAM数据线低八位和高八位需要分开创建class,分别进行等长3.注意数据线之间等长需要满足3W规则4.地址线也需要满足3W规则5.滤波电容靠近管脚放置,尽量保证一个管脚一个6.数据线等长误差建议+-25,mil

邮件-AD-Daniel-Mian_CORE-VB作业评审

跨接器件旁边尽量多打地过孔2.此处为电源网络,线宽需要加粗3.确认一下此处是否满足载流,线宽尽量一致4.晶振下面不要走线5.差差分之外,其他的信号都需要加粗到20mil6.器件摆放不要挡住1脚标识7.注意等长线之间需要满足3W规则,与时钟信

90天全能特训班17期pads- CZS-千兆网口-作业评审

模拟信号尽量一字型布局,并单根包地2.锯齿状等长不能超过线距的2倍3.网口除差分信号外,其他都需要加粗到20mil4.电感所在层的内部需要挖空处理5.反馈路劲需要从电容后面取样6.注意数据线直接拿等长需要满足3W规则7.地址线之间也需要满足

90天全能特训班15期allegro-WJF-达芬奇-作业评审

数据线高八位和第八位没有单独创建class,9根线为一组2.地址线,时钟,控制为一组3.pcb上存在短路4.地址线之间需要满足3W间距5.一层连通无需打孔6.电源和地需要处理一下7.注意过孔不要上焊盘以上评审报告来源于凡亿教育90天高速PC

90天全能特训班17期AD-K-1SDRAM-作业评审

器件摆放太近,建议2mm2.晶振尽量靠近芯片摆放,走内差分,并包地处理3.注意TX,RX等长线之间需要满足3W规则4.TX整组包地少一根TXD35.电源信号可以在电源层处理6.此处差分走线需要优化一下7.变压器除产信号外,其他的都需要加粗到

90天全能特训班18期allegro-Mr. 韩-千兆网口

差分线处理不当,锯齿状等长不能超过线距的两倍pcb上还存在很多一样的问题,自己对应修改一下2.等长线之间需要满足3W规则3.此处出现载流瓶颈4.焊盘出线不规范5.电感所在层的内部需要挖空处理6.注意铜皮尽量不要任意角度,建议45度7.过孔不

邮件-秋風落葉-基于Inter系列8300的MINI主机的6层核心板

差分线处理不当,锯齿状等长不能超过线距的两倍2.注意地址线之间等长需要,满足3W规则3.差分对内等长不满足误差范围4.走线未连接到过孔中心,存在开路5.滤波电容法放置尽量保证一个管脚一个6.此处不满足载流,建议铺铜处理7.数据线之间等长也需

90天全能特训班17期AD -阿浩 -4DDR-作业评审

走线尽量拉直,自己优化一下2.等长线之间需要满足3W3.线宽尽量保持一致4.电容摆放尽量先经过电容在进入管脚5.跨接器件旁边尽量多大地过孔SD时钟信号尽量单根包地以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课

90天全能特训班18期AD-LIUSHUJUN-千兆-SD

存在多出开路2.走线需要优化一下,尽量钝角3.此处铜皮出现载流瓶颈,后期自己把铜皮加宽一些4.存在多余的走线5.和孔需要优化一下,可以直接打孔,T点的臂可以不用满足3W6.注意过孔不要上焊盘以上评审报告来源于凡亿教育90天高速PCB特训班作

90天全能特训班17期AD-花生果汁-2DDR

注意等长线之间需要满足3W2.锯齿状等长不难过超过县局的两倍3.线宽尽量保持一致4.此处不满足载流5.pcb上存在多处开路6.跨接期间旁边尽量多打过孔以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链

90天全能特训班18期pads-江恒-百兆