- 全部
- 默认排序
Altium Designer19绘制PCB板时,遇到比较尴尬的情况,在布线的过程中发现:出线不能从焊盘的中心出来,都会强制的从焊盘的旁边出线。
我们在进行PCB设计时,在连线走线的时候,会经常出现这么两种情况:1.走线连接到焊盘上时,我们以为自己已经连接到了焊盘中心点上,早已连接上了,其实没有。那么,这个对于我们后期会造成虚焊,而且这一项有时DRC也检查不出来。所有为了减少我们不必要的损失,就来讲一下这项常用的方法。2.走线跟走线连接的时候,以为是连接上了,其实也是没有连接上来,会有开路的现象。
PCB设计在连线走线的时候,会经常出现这么两种情况:1.走线连接到焊盘上时,以为已经连接到了焊盘中心点上,其实没有。那么,这个对于我们后期会造成虚焊,并且这一项有时DRC也检查不出来。所以为了减少我们不必要的损失,就需要去进行检查。2.走线跟走线连接的时候,本以为是连接上了,但是没有连接上来,会有开路的现象。
答:使用Allegro进行布线时,一般需要将走线从焊盘中心走出来,如果走线没从中心出来,可按以下步骤进行设置:
器件摆放注意局部对齐处理2.电源输入的滤波电容应该靠近输入管脚(4脚)放置3.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊4.确认一下此处是否满足载流【问题改善建议】:加粗线宽或者铺铜处理5.差分线处理不当,锯齿状等长,
器件摆放注意对齐处理处理2.差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍3.此处走线需要优化一下,尽量从焊盘长边出线4.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊5.晶振下面尽量不要走线6.线宽突变,确认一下
时钟信号包地需要在地线上间隔150mil-200mil打上一个地过孔2.差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍3.器件摆放注意对齐处理4.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊;地网络打一个孔即可,
1.电源输入的滤波电容应该靠近输入管脚(4脚)放置2.反馈一般以一根10mil的线连接到输出滤波电容之后3.差分线处理不当,锯齿状等长,凸起高度不得超过线距的两倍4.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊;pcb上
焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊铜皮需要优化一下,尽量不要有尖角和任意角,建议钝角,铺铜时尽量把焊盘包裹住相同网络的过孔和铜皮未完全进行连接除了散热过孔,其他的都可以盖油处理以上评审报告来源于凡亿教育90天高