找到 “铜” 相关内容 条
  • 全部
  • 默认排序

RK3588 VDD_CPU_LIT电源PCB设计1、VDD_CPU_LIT覆宽度需满足芯片电流需求,连接到芯片电源管脚的覆足够宽,路径不能被过孔分割太严重,必须计算有效线宽,确认连接到CPU每个电源PIN脚的路径都足够。2、VDD_C

RK3588 VDD_CPU_LIT电源PCB设计

1.dcdc需要单点接地,地网络焊盘连接到一起在芯片下方打孔2.反馈信号应从电源最末端连接3.焊盘出线要从短边出线避免长边出线;走线避免直角锐角4.电源输出主路径应该加宽载流5.大电感下方应做铺挖空处理,相邻大电感需要朝不同方向垂直摆放6

90天全能特训班18期-allegro-袁陈-第一次作业-dcdc模块设计

RK3588 VCC_DDR电源PCB设计1、VCC_DDR覆宽度需满足芯片的电流需求,连接到芯片电源管脚的覆足够宽,路径不能被过孔分割太严重,必须计算有效线宽,确认连接到CPU每个电源PIN脚的路径都足够。2、VCC_DDR的电源在外

RK3588 DDR电源电路设计详解

网口除差分信号外,其他的都需要加粗到20mil2.跨接器件旁边要尽量多打地过孔,间距要保证2mm,有器件的地方可以不满足3.此处的孤岛可以挖掉4.TX和RX等长误差100mil 5.差分信号需要走内差分处理,包地要包全6.焊盘出线不规范,

90天全能特训班20期 AD -John-千兆网口

百兆:变压器内部要挖空:差分走线连接到过孔要耦合:上述一致问题:过孔打在焊盘上了:注意扇孔方式:这种死去掉:整板大面积死:RX TX之间要用GND走线分组开:差分对内等长误差5MIL:千兆:跨接器件两边可以多打点地过孔:机壳地与电路地之

全能20期- AD-邹旭百兆网口,千兆网口作业

1.外壳地和gnd连接处,外壳地这边需要和gnd打一样多的孔2.器件摆放太过密集,注意丝印不要重叠,保持一定距离3.存在尖岬皮和孤岛皮,可以挖空或者在末端打孔4.走线保持3w间距,绕线拐角处角度大点避免直角以上评审报告来源于凡亿教育90

90天全能特训班20期-AD_二十好几的第四次作业千兆网口模块

是需要将RX TX分组等长,看下自己的分组:还需要创建TX匹配长度网络组设置好误差进行等长。注意电源信号铺连接尽量均匀:差分等长没啥问题。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联

PADS-全能20期- 丁世路-第三次作业-百兆网口模块

电源输入打孔要打在滤波电容的前面,输出要打在滤波电容的后面2.电源输出可以在加宽一下皮宽度,满足载流3.此处走线可以在优化一下4.电容封装尺寸错误,后期自己修改一下5.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊6.注

90天全能特训班20期 AD-李磊-DCDC

网口差分需要进行对内等长,误差5mil2.注意差分走线要注意耦合3.注意等长线之间需要满足3W规则4.等长存在误差报错5.地网络进行就近打孔,连接到地层,缩短回流路劲6.顶层BGA里面的尽量挖掉7.电感所在层内部需要挖空处理以上评审报告来

90天全能特训班19期 AD-蔡春涛-达芬奇

身为电子人都知道,若想要PCB可承受大电流,最重要的莫过于两大因素,分别是电路板的导电材料和电路设计,那么如何在这两方面下功夫,使PCB可承受100A大电流?首先,在回答这个问题前,先来了解下PCB的基本组成,PCB主要由导电材料(、镍等

什么样的PCB可承受住100A大电流?