找到 “走线” 相关内容 条
  • 全部
  • 默认排序

网口差分需要进行对内等长,误差5mil2.走线需要优化一下,尽量不要出现直角3.差分出线要尽量耦合4.差分焊盘出线尽量从四角出线,后期自己优化一下5.差分需要按照阻抗线宽线距走线,避免后期造成阻抗突变6.存在多处drc7.时钟信号包地,尽量

90天全能特训班22期AD-hermit-百兆网口

232升压电容,走线需要加粗处理2.USB需要控90欧姆阻抗,后期自己处理一下3.电源输出打孔应该打在滤波电容后面注意过孔不要上焊盘4.灯可以靠近板边放置,走线即可5.晶振需要走类差分,并包地处理,晶振下面不要走线和放置器件6.电池供电,走

90天全能特训班22期AD-小白-STM32

注意优先布局静电器件 再去布局其他器件,优先级最高:注意差分从焊盘拉出也是需要保持耦合的:不要存在直角以及尖角:CC1 CC2信号需要加粗走线:差分打孔换层需要两侧打上地过孔:差分对内等长GAP需要大于等于3W:差分对内等长误差为5MIL:

AD-全能22期- AD 杨正灿 -USB作业

差分对内等长不符合规范兼容器件这样布局差分换层旁边打回流地过孔电容按照先大后小原则放置差分对内等长控制5mil以内差分包地不完整,朝外边也需要打孔差分走线出焊盘后尽快耦合以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB

90天全能特训班22期-曾稳龙—第五次作业USB模块pcb设计

注意焊盘出线规范后期自己优化一下2.差分对内等长凸起高度不能超过线距的两倍3.注意差分走线要尽量耦合4.一层连接不用打孔,注意不要出现STUB线头5.CC1和CC2属于重要信号,走线需要加粗6.注意差分信号包地要在地线上打上地过孔7.过孔需

90天全能特训班22期AD-焦彦芸-USB3.0

USB2.0:差分走线是需要保持耦合,需要修改,不合格:USB3.0:还有一块铜皮存在板外,自己删除下:此处器件注意整体中心对齐放置:差分信号打孔换层的过孔两侧打上地过孔:此处差分需要优化,要耦合走线 :注意此处焊盘出线,需要从两侧边拉线出

Allegro-全能22期-莱布尼兹的手稿 第五次作业 USB2.0 USB3.0 TPYE-C

走线注意保持3w间距c+c-v+v-,所接电容属于升压电容,走线注意加粗到10mil及以上差分换层在旁边打回流地过孔SD模块数据线整组包地打孔处理地网络焊盘就近打孔晶振打孔包地走线尽量避免直角锐角焊盘避免从长边、四角出线以上评审报告来源于凡

90天全能特训班22期-曾稳龙—第六次作业2层STM最小系统

走线之间、走线到过孔间距太近,信号线之间尽量保持3w间距,信号线到地网络保持6-8mli差分走线保持间距,走线后注意修线差分对间线长超过误差,对间等长控制10mil误差以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特

90天全能特训班22期-莱布尼兹的手稿 第六次作业 HDMI

差分对内等长误差超过+-5mil这里走线要优化一下这个cc1线不要比焊盘宽可以拉出后在加粗以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.c

487 0 0
PCB Layout 2024-04-15 17:36:02
USB3.0与typec接口作业作业评审

铜皮间距太小,所有间距最小不能小于4mil多处孤岛铜皮、尖细铜皮差分出焊盘尽快耦合优化布局走线尽量靠近,不会可以查看参考板走线太细,走线一般情况最细4mil,明明可以走4mil线宽差分对内等长绕线在引起不等长处绕线差分对内等长绕线拱起处长度

90天全能特训班22期-魏信-AD-第五次作业-USB3.0 PCB设计