找到 “评审报告” 相关内容 条
  • 全部
  • 默认排序

差分对内等长误差大于+-5mil包地要连线等长不要有直角这里的差分走线可以优化一下以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/i

424 0 0
PCB Layout 2024-04-03 17:30:04
杨皓文-第六次作业USB3.0,type-c接口的PCB设计作业评审

变压器除差分以外所有走线加粗到20mil多处走线锐角,尽量避免走线、铺铜锐角多处尖岬铜皮、孤岛铜皮,器件中间多余尖细铜皮挖空处理时钟信号包地打孔处理差分对内控制5mil误差等长以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解

90天全能特训班22期-AD-杨正灿-百兆模块作业

外壳地和GND铜皮间隔2mm以上间距rx等长组缺少两个网络焊盘尽量避免从长边和四角出线以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com

90天全能特训班22期-AD-杨正灿-千兆模块作业

要求单点接地,一路dcdc电路GND焊盘都连接都芯片下方打孔大电感下方同层铺铜挖空处理同层连接多余打孔相邻电路大电感朝不同方向垂直放置多处GND网络飞线未处理,底层应大面积铺GND网络铜皮以上评审报告来源于凡亿教育90天高速PCB特训班作业

90天全能特训班22期-Lj-第一次作业-DCDC模块的PCB设计

地分割间距要保证2mm,有器件的地方可以不满足2.网口除差分信号外,其他的都需要加粗到20mil3.晶振需要包地处理,并在地线上4.BGA里面的铜皮建议挖空处理5.焊盘到孔的间距过近,建议6mil,后期自己优化一下以上评审报告来源于凡亿教育

90天全能特训班22期Allegro-曾定宏-千兆网口

差分对内等长误差控制5mil范围内少设置一对差分对两个小器件之间器件不能干涉,丝印不要重叠以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.c

90天全能特训班22期-空沙---第五次作业 usb模块的PCB设计

多处飞线未连接差分出焊盘后尽快耦合差分对内绕线不符合规范存在报错未处理差分走线不耦合,前后前后线距不一致兼容器件这样布局差分对内等长控制5mil误差,有两对差分走线没有建立差分对,没有加入差分组以上评审报告来源于凡亿教育90天高速PCB特训

90天全能特训班22期-王娜-第六次作业 USB3.0+TYPE C模块的PCB设计

网口差分需要进行对内等长,误差5mil2.走线需要优化一下,尽量不要出现直角3.差分出线要尽量耦合4.差分焊盘出线尽量从四角出线,后期自己优化一下5.差分需要按照阻抗线宽线距走线,避免后期造成阻抗突变6.存在多处drc7.时钟信号包地,尽量

90天全能特训班22期AD-hermit-百兆网口

232升压电容,走线需要加粗处理2.USB需要控90欧姆阻抗,后期自己处理一下3.电源输出打孔应该打在滤波电容后面注意过孔不要上焊盘4.灯可以靠近板边放置,走线即可5.晶振需要走类差分,并包地处理,晶振下面不要走线和放置器件6.电池供电,走

90天全能特训班22期AD-小白-STM32

外壳地和gnd分割处间隔2mmtx、rx等长组控制+-50mil误差范围等长多余线头、间隙铜皮造成天线报错单层连接多余过孔造成天线报错以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教

90天全能特训班22期-曾稳龙—第四次作业千兆网口模块PCB设计