- 全部
- 默认排序
走线尽量拉直,自己优化一下2.等长线之间需要满足3W3.线宽尽量保持一致4.电容摆放尽量先经过电容在进入管脚5.跨接器件旁边尽量多大地过孔SD时钟信号尽量单根包地以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课
跨接器件旁边尽量多打地过孔2.此处走线可以在尽行一下优化3.除了散热过孔,其他的都需要盖油处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao
电感所在层的内部需要挖空处理2.铺铜尽量包裹住焊盘,这样容易造成开路3.过孔不要上焊盘4.电感下面尽量不要放在器件,可以放在芯片下面5.此处需要加粗处理6.反馈需要走一根10mil的线以上评审报告来源于凡亿教育90天高速PCB特训班作业评审
晶振需要包地处理,电源路劲可以在优化一下2.过孔不要上焊盘3.走线不要从电阻电容中间穿,容易造成短路4.usb差分对内等长误差5mil5.RS232升压电容管脚需要加粗6.TX和RX尽量不同层,如需同层建议间距5W7.此处可以直接打孔进行连
存在多出开路2.走线需要优化一下,尽量钝角3.此处铜皮出现载流瓶颈,后期自己把铜皮加宽一些4.存在多余的走线5.和孔需要优化一下,可以直接打孔,T点的臂可以不用满足3W6.注意过孔不要上焊盘以上评审报告来源于凡亿教育90天高速PCB特训班作
等长存在报错,没有达到目标范围2.此处需要调整一下,尽量钝角3.等长不符合规范4.地址线等长存在报错以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.tao
1.485需要走内差分2.差分对内等长误差5mil3.焊盘出现不规范,尽量从焊盘中心出线4.地分割间距要满足1mm,跨接器件旁边尽量多打地过孔5.电感所在层的内部需要挖空处理6.输出尽量铺铜处理,满足载流7.此处反馈线尽量打孔走底层8.走线
1.485需要走内差分,此处需要优化一下2.模拟信号需要单根包地,走线加粗,并且模拟信号下面不要有其他信号的走线3.差分对对内等长误差5mil4.百兆网口需要添加100oh的 class5.网口除差分信号外,其他信号都需要加粗到20mil6
电源打了几个孔需要再顶层铺铜进行连接,或者走线连接2.电源在底层铺一块铜皮进行连接3.这个电源走一根20mil的线就足够了4.地网络直接打孔在底层铺整版铜,不用进行走线连接5.过孔没有网络6.器件摆放干涉,摆放器件时最好把丝印层打开以上评审
分割地尽量满足1mm,有器件的地方不满足可以忽略2.跨接器件旁边尽量多打地过孔3.差分线需要优化一下,尽量从焊盘拉出在走差分差分出线方式都需要再尽量优化一下4.晶振需要包地处理,晶振下面不要走线,不要放置器件5.焊盘出现不规范,焊盘中心出线