找到 “虚焊” 相关内容 条
  • 全部
  • 默认排序

电感下面要挖空处理过孔打规范,不要紧挨焊盘会造成焊锡流入过孔导致虚焊,过孔重叠了。丝印需要调整一下太乱了太大太细了。电感垂直摆放以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:ht

611 0 0
huzhenwen-第一次作业-DCDC/LDO模块练习作业评审

注意走线要连接到焊盘中心,走线需要优化一下2.注意出线规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.注意铜皮尽量把焊盘包裹起来,避免出现开路4.注意不要出现stub线头5.注意散热过孔需要开窗处理以上评审报告来源于凡亿教育90天

90天全能特训班19期 AD -小脚冰凉-DCDC

输出打孔要打在最后一个滤波电容后面2.器件布局尽量紧凑,对齐处理3.注意焊盘出现规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊4.注意铺铜不要有任意角度,尽量钝角处理后期自己优化一下铜皮5.电感所在层的内部需要挖空处理6.反馈线走1

90天全能特训班20期 AD -林凡太-DCDC

跨接器件旁要多打地过孔,间距分割要满足2mm,有器件的地方可以不满足2.注意差分换层要在旁边打上回流地过孔3.存在多处开路4.焊盘出现不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊5.确认一下此处是否满足载流6.RX,TX等长存在

90天全能特训班19期 AD -陈妙聪-千兆

走线离板边太近,线路过近在生产的时候容易导致线路断裂影响电路功能2.晶振走内差分需要再进行一下优化3.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊4.地分割间距要满足1.5mm,有器件的地方可以不满足5.4层板不需要用埋

90天全能特训班19期 AD-黄玉章-达芬奇

注意差分走线要尽量耦合走线2.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.走线尽量不要从小器件中间穿,后期容易短路4.此处尽量电容靠近管脚摆放5.差分需要进行对内等长,误差5mil6.RX和TX需要分别创建等长进行等

90天全能特训班20期 AD -John-百兆网口

跨接器件旁边要多打地过孔2.焊盘出现不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.多余的线头可以删掉,或者打孔连接,不要出现stub线头,防止天线效应,出现额外的干扰4.此处一层连通可以不用打孔以上评审报告来源于凡亿教育90天

90天全能特训班20期 AD-孔傲涵-千兆网口

电源输入打孔要打在滤波电容的前面,输出要打在滤波电容的后面2.电源输出可以在加宽一下铜皮宽度,满足载流3.此处走线可以在优化一下4.电容封装尺寸错误,后期自己修改一下5.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊6.注

90天全能特训班20期 AD-李磊-DCDC

RS232的升压电容走线需要加粗处理2.USB差分对内等长误差5mil3.注意焊盘出线规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊4.注意电池供电,走线需要加粗处理,满足载流5.SD卡数据线误差尽量控制300mil6.晶振尽量包地

90天全能特训班21期AD-WappleGN-STM32

晶振需要走内差分,包地处理2.注意焊盘出现规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.时钟信号尽量单根包地处理4.存在多处drc5.等长线之间需要满足3W间距6.变压器需要挖空所有层

allegro 弟子计划-黄婷婷-千兆网口