找到 “线距” 相关内容 条
  • 全部
  • 默认排序

差分走线不满足差分间距要求,锯齿状等长也不能超过线距的两倍2.滤波电容和EAD器件靠近管脚放置3.输出打孔要打在最后一个滤波电容的后面4.焊盘出现不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊5.此处走线不满足载流6.VBAT的滤

20天PCB设计与DFM的PCB设计作业--杨果

usb2.0差分出线要尽量耦合,你这个走线不满足差分间距规则电源走线需要加粗,或者铺铜处理3.0锯齿状等长不能超过线距的两倍,等长都需要再进行优化一下2.差分出线要尽量耦合3.打孔要打在ESD器件前面,先经过过孔,在到ESD器件4.地网络需

90天全能特训班18期AD-谭晴昇-USB

差分线等长不符合规范,锯齿状等长不能超过线距的两倍2.差分走线尽量耦合3.电源线宽尽量保持一致,满足载流4.中间的焊盘可以多打过孔5.存在无网络过孔以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接

90天全能特训班18期AD-郑海锋-百兆网口

1SDRAM注意数据线等长存在报错2DDR注意差分出线呀尽量耦合2.差分线对内等长处理不当,锯齿状等长不能超过线距的两倍3.差分要设置对内等长误差5mil4.滤波电容尽量保证一个管脚一个,靠近管脚摆放5.注意电源管脚扇孔走线需要加粗以上评审

90天全能特训班18期allegro-觅一惘-2DDR

差分线换层需要再旁边添加一堆回流地过孔2.差分线处理不当,锯齿状等长不能超过线距的两倍3.差分对间等长误差10mil4.差分出现要尽量耦合5.地线上需要打过孔,这样容易产生天线以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解

90天全能特训班18期AD-怡红公子-MIPI

USB2.0注意差分对内等长误差5mil2.走线尽量从焊盘中心出线USB3.0两个电阻摆放干涉2.电源输出主干道尽量铺铜处理3.锯齿状等长不能超过线距的两倍4.差分出线尽量耦合5.器件摆放尽量对齐处理以上评审报告来源于凡亿教育90天高速PC

90天全能特训班18期AD-one piece-USB

差分线处理不当,注意锯齿状等长不能超过线距的两倍2.网口除差分信号外,其他的都需要加粗到20mil3.485信号需要走内差分处理4.器件摆放间距过近,后期焊接会有问题5.注意地址线需要进行等长,误差可以200mil,需要满足3W间距规则6.

90天全能特训班17期PADS-CZS-达芬奇

差分线锯齿状等长不能超过线距的两倍很多差分都存在同样的问题,后期自己修改一下2.注意差分走线要尽量耦合3.一对差分只用进行对内等长,不用两根都进行绕蛇形4.滤波电容尽量靠近管脚摆放,走线加粗,需要优化一下以上评审报告来源于凡亿教育90天高速

90天全能特训班18期 allegro -觅一惘 -4DDR

差分线锯齿状等长不能超过线距的两倍2.差分对内等长误差5mil3.差分出线要尽量耦合4.走线需要优化一下5.RX和TX要创建class,进行等长处理,误差100mil6.时钟信号需要包地处理7.注意除了散热过孔其他的都可以盖油处理8.注意线

90天全能特训班18期 AD -iYUN -百兆网口

晶振走内差分需要再优化一下2.地分割间距最少满足1mm3.锯齿状等长不能超过线距的两倍4.网口除差分线外,其他的都需要加粗到20mil5.模拟信号尽量一字型布局6.电感所在层的内部需要挖空7.反馈需要从最后一个电容后面取样8.数据线和地址线

90天全能特训班18期 allegro -one piece -达芬奇