- 全部
- 默认排序
在LAYOUT中制作PCB封装时,在遇到焊盘管脚需要重新命名时,是有小技巧可以快速修改的。这个小视频介绍了封装焊盘管脚重新重名的小技巧。
在logic软件中绘制原理图,添加元器件后有些器件默认会显示器件的管脚名称、管脚编号、元件类型等信息,那怎样来进行隐藏,怎样对板上的器件进行批量属性显示与隐藏操作。
在logic软件当中制作CAE封装,对于管脚少的器件可以手动的输入管脚名称和编号,但对于一些管脚特别多的器件可以利用导入CSV文件的方式,一次性把管脚信息全部导入,节省了我们制作封装的时间。
在我们进行PCB设计的第一步就是进行元件库的创建,那么就会在元件库创建的时候碰负信号的存在。在元件库中负信号管脚名称的放置就会有很多学员不知道如何去进行设置了,我们今天要讲的内容就是AD管脚名称怎么进行负信号的放置。我们首先来看一下负信号大概是怎么标识的,看一下如下的截图:
我们进行PCB设计的时候,总会遇到再进行了敷铜操作,我们如何去更改对应网络的焊盘与铜皮之间的连接方式?我们首先可以来分析一下焊盘的连接方式有几种,分别为哪几种?运用AD进行PCB设计的人都清楚,焊盘的连接方式为三种:一个是全连接,一个是十字连接也就是我们经常所说的花焊盘连接,还有一个就是不连接意思就是不进行设置。
针对于管脚数目比较多的IC类元器件,可以先把全部的管脚数目放置出来,然后进行属性的统一修改,操作的步骤如下:第一步,首先在绘制库的界面中按照规格书放置IC相对应的管脚数目管脚名称Name以及管脚编号Numbers先按数字1、2、3...,一致往下排,如图2-64所示; 图2-64编辑管脚属性示意图第二步,用鼠标左键框选所有的管脚,点击右键,Edit Properties…,编辑属性,如图2-64所示;第三步,在弹出的界面中进行对应参数的设置即可,如图2-65所示,可以运用对
在绘制原理图时,有时会遇到元器件管脚放置错误需要更改管脚位置,或者管脚名错误需要更改管脚信息的情况,一般情况可以直接去与原理图库进行更改,这里介绍一下如何在原理图中移动元器件管脚以及更改管脚名称?
全站最新内容推荐
- 1加码技术,打破困境,PSPice电路仿真助你解锁职场新高度!
- 2简谈稳压二极管和普通二极管的区别
- 3贴片元件如何拆卸及焊接?
- 4盘点电子工程师必须了解的21个电路
- 5英伟达GB300芯片受阻,存在过热问题
- 6WARELEO李增原创H04课程大纲的安排课程中内容及工具及课程的重点学习办法的讲解
- 7WARELEO李增原创H03根据自己的关注知识点和所需要的知识来选择需要的图书包邮递
- 8WARELEO李增原创H02理工男生李老师的介绍从51单片机驱动到FPGA到仿真设计之路
- 9WARELEO李增原创H01信号电源完整性设计与HFSS射频天线设计仿真验证研修课程主题
- 10WARELEO李增:反射仿真的信号观察办法及时域串扰的仿真设置及观察技巧