找到 “管脚” 相关内容 条
  • 全部
  • 默认排序

跨接器件旁边尽量多打地过孔,间距最少1.5mm,有器件的地方可以不满足,其他地方尽量满足2.网口差差分外,其他信号需要加粗到20mil3.差分线可以在优化一下4.滤波电容靠近管脚摆放,器件可以放底层5.走线与焊盘同宽,拉出来再进行加粗6.晶

90天全能特训班18期 AD -iYUN -千兆网口

12V电源输出铜皮加粗处理,满足对应的载流大小:电感当前层的内部挖空处理:个别配置电阻电容对齐处理:反馈信号是连接在输出的电容的最后一个管脚上,连接有问题:注意铺铜不要存在直角以及这种尖角,尽量钝角处理:焊盘出线规范,要从两长边拉出再去拐线

全能19期AD 樊卯辰-第一次作业-DCDC模块

注意电感的挖空区域:注意输出主干道尽量中心对齐:配置电阻电容尽量靠近管脚放置:器件尽量放置紧凑点。打孔注意间距,不要造成铜皮割裂:其他的没什么问题,以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接

672 0 0
电子技术天花板 2023-06-20 16:03:37
全能19期 AD董超-第一作业-DCDC模块的PCB设计

电容要靠近管脚摆放2.走线需要再优化一下, 可直接连接上过孔3.电容靠近管脚放置4.TX和RX之间尽量走一根地线进行分割,或者保持20mil间距5.时钟信号需要包地以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班

90天全能特训班18期 AD --汤文光-百兆网口

管脚要拉出焊盘在加粗,在焊盘内宽度不要超过焊盘。

674 0 0
PCB Layout 2023-06-25 15:18:09
MC-第二次作业-PMU模块layout设计作业评审

1.过孔应该打到最后一个电容后放。2.布线尽量避免在焊盘内拐弯、四角出线。3.焊盘出线不要从长方向出线,电容靠芯片太近照成器件干涉。4.电容应靠近管脚放置。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以

90天全能特训班19期-Damon-Allegro第二次作业PMU模块-作业评审

电感所在层的内部需要挖空2.注意过孔不要上焊盘3.铺铜尽量包住焊盘,避免造成开路4.反馈要从最后一个滤波电容后面取样5.此处不满足载流,建议铺铜处理,走线不要有锐角6.电感下面尽量不要放置器件,可以放在芯片管脚上7.器件干涉8.走线与焊盘同

90天全能特训班19期 AD -朱腾 -DCDC

1.电源输入应铺铜处理,在底层将孔都连通。2.反馈信号不需要加粗3.器件应该靠近管脚放置4.线宽应保持一致5.焊盘出线不要从长方向和四角出线。6.电感下方不要走线以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课

90天全能特训班19期-文镜皓-第2次作业-PMU模块的PCB设计-作业评审

电感所在层的内部需要挖空处理2.铺铜尽量吧焊盘包住,避免开路3.注意电感下面尽量不要放置器件,可以放置在芯片管脚上4.存在开路现象5.注意确认一下是否满足载流6.走线需要优化一下以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了

90天全能特训班19期 AD -董超-PMU

电感中间挖空后要选中铜皮重铺才可以2.注意过孔不要上焊盘3.存在开路,后期自己优化一下走线4.滤波电容靠近管脚放置,优先放置,注意出线载流瓶颈,加宽铜皮5.注意电感底部不要放置器件以及走线,需要重新优化下底层的布局以及布线:6.器件干涉7.

90天全能特训班19期 AD - 张冰-PMU