找到 “管脚” 相关内容 条
  • 全部
  • 默认排序

1.过孔要打在电容前方,先经过电容在到芯片管脚。2.电源输入电容应该遵循先大后小原则摆放,过孔打在第一个电容前方。3.输入电容需要放到输入脚第5脚旁边。4.led输入电源经过电阻后注意加粗5.布线避免焊盘内拐弯、焊盘长边出线,同层连接不要打

20天PCB设计与DFM的PCB设计作业--王烨

差分对内等长误差控制在+-5mil晶振要靠近管脚放置,并且要包地处理焊盘出线,线宽不要大于焊盘宽度可以拉出焊盘后在加粗这里走线确认是否满足载流这里r33应该放到r34旁边,两个电容靠近管脚放置。这里24管脚要直接连接起来

733 0 0
PCB Layout 2023-05-23 14:40:20
余逍桐--20天PCB设计与DFM作业作业评审

差分对内误差控制在+-5mil这里要拉出焊盘管脚在加粗处理芯片上的散热过孔要开窗处理

803 0 0
PCB Layout 2023-05-23 14:56:14
庞明宇---20天PCB设计与DFM的PCB设计作业作业评审

晶振可以在靠近管脚一些。差分锯齿等长不要大于两倍间距散热过孔正反都要开窗处理走线不满足3w间距这里输出要加粗处理电容按先大后小放置走线不要穿过电容电阻

932 0 0
PCB Layout 2023-05-24 16:18:23
20天PCB设计与DFM可制造性线上特训营 _STM32开发板V1.0作业评审

1.差分走线要注意耦合2.RX和TX需要创建等长组进行分别等长3.小电容靠近管脚摆放4.注意走线不要有小线头以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item

90天全能特训班18期 allegro -one piece-百兆网口

此处电源输入不满足载流2.电感所在层的内部需要挖空处理3.电源输入管脚的电容靠近管脚放置,可以放底层4.反馈从输出的最后一个电容后面取样,走一根10mil的线即可,不用铺铜5.中间散热焊盘上的过孔需要开窗处理以上评审报告来源于凡亿教育90天

90天全能特训班18期AD-汤文光-PMU

差分线锯齿状等长不能超过线距的两倍很多差分都存在同样的问题,后期自己修改一下2.注意差分走线要尽量耦合3.一对差分只用进行对内等长,不用两根都进行绕蛇形4.滤波电容尽量靠近管脚摆放,走线加粗,需要优化一下以上评审报告来源于凡亿教育90天高速

90天全能特训班18期 allegro -觅一惘 -4DDR

电源输出打孔要打在电容后面,反馈从最后一个电容后面取样2.差分出线要尽量耦合3.输入打孔要打在电容前面,先经过电容在进入管脚4.数据线需要满足3W规则,后期自己调整一下间距5.地址线也要满足3W6.电容尽量靠近管脚放置,以上评审报告来源于凡

90天全能特训班17期pads-CZS-达芬奇

1.配置电容要均匀的分配到电源管脚靠近放置。2.多处单端网络扇孔没有删除导致天线报错,无网络焊盘打孔导致短路报错3.bga扇孔存在短路4.电源走线没加粗。5.地网络没打孔导致开路报错,地网络应就近打孔。6.信号线布线造成闭合回路。7.等长注

90天全能特训班18期-谭晴昇———两片SDRAM模块设计作业-作业评审

晶振靠近管脚放置,尽量少打孔换层,包地处理2.差分包地地线上需要多打地过孔3.器件摆放尽量对齐处理4.注意过孔不要上焊盘后期自己检查一下过孔上焊盘和过孔重叠5.信号包地应该用地网络,不要用电源6.SD卡组内误差不能超过400mil7.注意走

90天全能特训班18期 allegro -觅一惘 -STM32