找到 “等长误差” 相关内容 条
  • 全部
  • 默认排序

1.存在飞线没有链接,几处电源走线没连2.rx、tx两组差分对之间的间距至少4w以上3.差分没有对内,需要等长误差5mil。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:http

90天全能特训班20期-allegro-翁杰-第三次作业-百兆

器件尽量整体中心对齐:等长线的gap大于等于3W:地址数据等长误差没什么问题 ,都在误差范围内:其他的基本没什么问题,完成得还可以。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:

全能20期-(谢程鑫)-第5次作业-一片SDRAM模块的PCB设计

差分对内等长误差控制5mil以内散热过孔两面开窗处理rx和tx之间最好画根地线间隔开来时钟需要包地处理

492 0 0
PCB Layout 2023-10-23 16:43:33
AD-小脚冰凉-第六次作业千兆网模块作业评审

线宽不一致,导致阻抗不连续走线需要保持3w间距规则地址线分组错误,缺少信号时钟线等长错误电源走线多处没有加粗数据线等长误差控制100mil范围内以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫

90天全能特训班20期-ad-邹旭 SDRAM模块

时钟等长错误,按下方正确等长方法等长多处电源和地焊盘没有打孔导致开路地址线等长误差太大,地址线等长误差-+100mil电源没有连接,电源扇孔走线没有加粗以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问

90天全能特训班20期-AD-二十好几的第六次作业一片SDRAM

器件布局的时候尽量注意下对齐:上述一致原因,尽量整体中心对齐:差分信号打孔换层两侧都要打上地过孔:还存在飞线:建议每组差分信号包地处理:注意过孔的间距保持,避免把内层平面割裂:注意差分对内等长的GAP长度规范:差分对内等长误差为5MIL:以

Allegro-全能20期-行人-Allegro第4次作业usb3.0模块作业

差分换层需要在旁边200mil范围内打回流地过孔电源走线注意加粗usb座子到esd器件之间也需要建立差分对,对内误差控制5mil等长差分对内等长不符合规范差分对内等长误差超过5mil负片没有指定网路多处孤岛铜皮、尖岬铜皮以上评审报告来源于凡

90天全能特训班20期-AD-思乐-usb3.0-type c

差分对内等长凸起高度不能超过线距的两倍2.器件摆放注意中心对齐处理3.USB差分对内等长误差5mil4.后期自己优化一下走线5.此处电源尽量铺铜处理,满足载流6.注意在负片层添加网络,进行连接,GND层也一样的处理方式7.差分出线要尽量耦合

90天全能特训班20期AD -思乐-USB3.0

差分建议包地 已经打了地过孔直接拉线包上就行了:回流地过孔打在差分打孔换层的两侧:注意此处的扇孔,不要吧内层平面割裂了:差分等长GAP需要大于等于3W:注意差分等长误差:以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB

Allegro-全能20期-史珊-第四次作业-USB,Type C模块pcb设计

差分出线要尽量耦合2.差分对内等长误差5mil3.TX和RX需要创建等长组进行等长4.器件摆放进行电容靠近管脚5.走线需要优化一下,尽量不要有直角和尖角6.座子要超出板框进行摆放以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了

90天全能特训班21 allegro-我的瓜呢-百兆网口