- 全部
- 默认排序
1.差分走线要注意耦合2.RX和TX需要创建等长组进行分别等长3.小电容靠近管脚摆放4.注意走线不要有小线头以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item
差分线锯齿状等长不能超过线距的两倍很多差分都存在同样的问题,后期自己修改一下2.注意差分走线要尽量耦合3.一对差分只用进行对内等长,不用两根都进行绕蛇形4.滤波电容尽量靠近管脚摆放,走线加粗,需要优化一下以上评审报告来源于凡亿教育90天高速
注意地址线之间等长需要满足3W2.电感中间挖空,中间就尽量不要铺铜,后期自己调整一下3.模拟信号走线需要加粗反馈线需要加粗到10mil.丝印,过孔尽量不要上焊盘5.过孔需要盖油处理6.顶层BGA里面额铜可以挖掉以上评审报告来源于凡亿教育90
模拟信号单根包地处理,地线上多打地过孔2.跨接器件旁边尽量多打地过孔,间距最少1mm,有器件的地方可以不满足3.百兆网络差分对内等长误差5mil4.模拟信号需要加粗处理5.电感所在层的内部需要挖空处理6.反馈线需要加粗到10mil电源输入过
1.485需要走内差分处理2.走线尽量不要从先器件中间穿,后期容易造成短路3.跨接器件旁边尽量多打地过孔,间距最少满足1mm4.百兆网口对你等长误差5mil6.模拟信号需要一字型布局,走线加粗处理7.输入打孔需要打在电容前面8.输出打孔需要
1.电源存在开路,地焊盘很多没有打孔造成开路报错。2.1v2电源过孔没有连通,造成天线报错。3.电源扇孔走线没有加粗4.时钟线电容应该考近芯片摆放5.时钟线等长错误,应与地址线放一组一起等长。6.地址线分组错误,缺少部分信号7.地址线等长错
1.配置电容要均匀的分配到电源管脚靠近放置。2.多处单端网络扇孔没有删除导致天线报错,无网络焊盘打孔导致短路报错3.bga扇孔存在短路4.电源走线没加粗。5.地网络没打孔导致开路报错,地网络应就近打孔。6.信号线布线造成闭合回路。7.等长注
相同网络的铜皮没有连接在一起,后期自己修改一下铜皮设置,重启铺铜2.USB差分需要进行对内等长,误差5mil3.输入的过孔要打在电容的前面4.此处铜皮会出线载流瓶颈,自己在此处放置一块填充扩大载流路径5.输出过孔要打在最后一个电容的后面6.
注意过孔间距,不要造成平面铜皮割裂:注意地址控制时钟组跟数据组可以用GND走线间隔开:下面的数据一致用GND走线隔开:其他的走线等长没什么问题了。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或