- 全部
- 默认排序
DCDC 4路输入不满足载流,一般20mil过1A2.输出铺铜尽量大一点,地网络尅直接连接在散热焊盘上3.走线需要优化一下4.元件尽量优先顶层布局5.反馈器件尽量靠近管脚放置,走一根10mil的线即可6.反馈需要加粗到10mil7.此处电源
焊盘出现需要优化一下2.差分对内等长误差5mil3.其他没什么问题USB2.0注意差分走线要满足车分间距规则以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item
地网络在GND层欧通进行连接2.TX和RX要分别进行等长,误差100mil3.差分走线不满足差分间距要求4.锯齿状等长不能超过线距的两倍5.差分出线要尽量耦合6.差分对内等长误差5mil7.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避
差分对内不等长误差控制在5mil,差分也没有建差分对电源走线未完成,也没有整版铺铜焊盘出线不规范差分在这里没有换层为什么要打过孔这里差分应该这么走这里差分等长不要超过2倍间距,间距也要大于等于3w这里rx,tx的等长需要建等长组,rx的信号
1,焊盘有开路。2.pcb存在drc4.多处孤岛铜皮和尖岬铜皮4.走线保持3w间距4.走线避免锐角5.差分换层旁边要打地过孔6.晶振布线错误,晶振的一对线要走成类差分的形式,并整体包地处理, 线尽量短如下图8.同层连接不需要打孔9.时钟线要
1.存在开路,孤岛铜皮没有连接出去。2.芯片中间过孔没有连接出去导致天线报错。3.多处孤岛铜皮和尖岬铜皮。4.电容地网络要和电源一样加宽载流。5.差分焊盘出线尽量耦合6.差分走线不耦合7.时钟信号走线要包地处理8.走线尽量短9.TX、RX没
电感所在层测内部需要挖空处理2.地分割间距最少控制1mm以上,有跨接器件的地方不满足可以忽略,其他地方尽量一致3.除差分线外,其他的都需要加粗到20mil4.注意过孔尽量不要上焊盘5.注意等长线之间需要满足3W6.地址线也需要添加等长组进行
这个差分需要优化一下。这里过孔打到焊盘上了晶振需要包地处理走线也要走类差分变压器这里的走线除了差分都要大于20mil时钟要包地处理这里等长不要有直角长度也要大于3w以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班
锯齿状等长不能超过线距的两倍很多差分都存在相同的问题,后期自己修改一下2.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.CC1属于重要信号,需要加粗处理4.ESD器件尽量靠近座子管脚放置5.差分出线要尽量耦合6.器件摆
焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊2.差分走线不满足差分间距要求3.差分线处理不当,锯齿状等长不能超过线距的两倍差分都存在类似问题,后期自己针对进行修改4.线宽尽量保持一致5.差分走线尽量耦合,后期自己调整一下
全站最新内容推荐
- 1加码技术,打破困境,PSPice电路仿真助你解锁职场新高度!
- 2简谈稳压二极管和普通二极管的区别
- 3贴片元件如何拆卸及焊接?
- 4盘点电子工程师必须了解的21个电路
- 5英伟达GB300芯片受阻,存在过热问题
- 6WARELEO李增原创H04课程大纲的安排课程中内容及工具及课程的重点学习办法的讲解
- 7WARELEO李增原创H03根据自己的关注知识点和所需要的知识来选择需要的图书包邮递
- 8WARELEO李增原创H02理工男生李老师的介绍从51单片机驱动到FPGA到仿真设计之路
- 9WARELEO李增原创H01信号电源完整性设计与HFSS射频天线设计仿真验证研修课程主题
- 10WARELEO李增:反射仿真的信号观察办法及时域串扰的仿真设置及观察技巧