- 全部
- 默认排序
一般我们在进行PCB设计时可能会留意到有些信号会串联一个电阻,那么大家是否有想过所串联的电阻是有什么作用呢?大家可以看一下下面图示的案例,信号是从CPU处出来再接到DDR颗粒的,每一个DDR数据线都有串联一个电阻,其实这个串联电阻的作用是进
注意485需要走类差分形式2.跨接器件旁边要尽量多打地过孔,间距要最少要1.5mm3.差分对内等长凸起高度不能超过线距的两倍4.差分出线要尽量耦合5.模拟信号需要加粗处理6.反馈信号需要加粗到10mil7.注意数据线之间等长需要满足3W规则
注意数据线等长需要满足3W规则2.地址线之间等长也需要满足3W规则3.注意数据线扇孔线宽尽量保持一致4.地址线等长存在误差报错5.等长组创建有问题,有很多网络没有添加到里面,后期自己重新创建一下6.注意走线不要有直角和尖角,尽量钝角7.注意
走线尽量不要从器件中心穿,间距太近,后期容易造成短路2.USB 5V供电,电容先大后小摆放3.数据线之间等长需要满足3W间距4.注意过孔不要上焊盘,差分出线要尽量耦合5.差分走线不满足阻抗线宽,对内等长凸起高度不能超过线距的两倍6.WIFI
器件摆放注意不要干涉最多两个电容用一个地过孔过孔不要打到小焊盘数据线等长组以DQS 为基准线,地址线以时钟线为基准线以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://
RS232的升压电容走线需要加粗处理2.USB差分对内等长误差5mil3.注意焊盘出线规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊4.注意电池供电,走线需要加粗处理,满足载流5.SD卡数据线误差尽量控制300mil6.晶振尽量包地
注意地址线等长需要满足3W2.数据线之间也需要满足3W规则3.注意不要出现stub线头,后期自己处理一下4.注意过孔不要上焊盘5.电气网络的几根信号线需要和地址线组一起进行等长以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解
下面这一组数据线尽量还可以稍微紧凑点:等长可以咬合等长,比较节省空间并且也比较美观:平面分割的分割带建议宽度20MIL:其他的没什么问题,等长尽量可以紧凑并且美观点。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训
注意数据线之间等长需要满足3W间距,后期自己检查一下其他组是否满足2.注意模拟信号尽量一字型布局3.跨接间距最少要保证1.5mm,一般建议2mm,有器件的地方可以不满足4.电源输出打孔要打在最后一个电容后面5.反馈信号需要走10mil的线进
DDR3 2片:电感内部挖空处理。注意电源铺铜不要出现这种瓶颈处:等长线注意要保证3W间距,去调整出来:数据线需要满足等长误差,还存在报错:数据线也要满足3W间距自己注意走线跟过孔的间距规则:分割带尽量大于20MIL:以上评审报告来源于凡亿